DISPLAY PANEL AND OPERATION METHOD THEREOF

Disclosed is a display panel. The display panel (100) includes light emitting elements (120) and driving circuits (120). The display panel (100) may include a plurality of pixels arranged in a matrix form. Each of the plurality of pixels may include a plurality of subpixels. For example, the display...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HER YONG KOO, YANG BYUNG DUK, KIM KI WOO, PARK SEOUNG YONG, JUNG TAE IL
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Disclosed is a display panel. The display panel (100) includes light emitting elements (120) and driving circuits (120). The display panel (100) may include a plurality of pixels arranged in a matrix form. Each of the plurality of pixels may include a plurality of subpixels. For example, the display panel (100) includes a plurality of pixels arranged in a matrix form of 3840×2160, and each of the plurality of pixels may include three types of subpixels such as an R (red) subpixel, a G (green) subpixel, and a B (blue) subpixel. Accordingly, a bezel size and power consumption may be reduced. 디스플레이 패널이 개시된다. 본 디스플레이 패널은 복수의 서브 픽셀들을 각각 포함하는 복수의 픽셀들을 포함하며, 복수의 서브 픽셀들 각각은 발광 소자 및 구동 회로를 포함하며, 구동 회로는 제1 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 소스 단자에 연결되는 제2 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 게이트 단자에 연결되며 다른 하나가 제1 트랜지스터의 드레인 단자에 연결되는 제3 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 드레인 단자에 연결되는 제4 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 발광 소자의 캐소드에 연결되며 다른 하나가 제1 트랜지스터의 드레인 단자에 연결되는 제5 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 소스 단자에 연결되는 제6 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 발광 소자의 캐소드에 연결되는 제7 트랜지스터 및 일단이 제1 트랜지스터의 게이트 단자에 연결되는 커패시터를 포함한다. 또는, 본 디스플레이 패널은 복수의 서브 픽셀들을 각각 포함하는 복수의 픽셀들을 포함하며, 복수의 서브 픽셀들 각각은 발광 소자 및 구동 회로를 포함하며, 구동 회로는 제1 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 소스 단자에 연결되는 제2 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 게이트 단자에 연결되며 다른 하나가 제1 트랜지스터의 드레인 단자에 연결되는 제3 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 드레인 단자에 연결되는 제4 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 제1 트랜지스터의 소스 단자에 연결되는 제5 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 발광 소자의 애노드에 연결되며 다른 하나가 제1 트랜지스터의 드레인 단자에 연결되는 제6 트랜지스터, 드레인 단자 및 소스 단자 중 어느 하나가 발광 소자의 애노드에 연결되는 제7 트랜지스터 및 일단이 제1 트랜지스터의 게이트 단자에 연결되는 커패시터를 포함한다. 그 외에도 다양한 실시 예들이 가능하다.