Display panel display device including same and driving method thereof

The present invention relates to a display panel in which one scan wire and two data wires are arranged in one sub-pixel, and which operates in an interlace driving manner in a low-speed mode and operates in a progressive manner in a high-speed mode, a display device including same, and a driving me...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KWANG HYUN CHOI, YE SEUL HAN, MIN JIC LEE, JEONG OK JO
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The present invention relates to a display panel in which one scan wire and two data wires are arranged in one sub-pixel, and which operates in an interlace driving manner in a low-speed mode and operates in a progressive manner in a high-speed mode, a display device including same, and a driving method thereof. According to embodiments of the present invention, a display panel is provided, wherein one gate wire is arranged in each row in a plurality of sub-pixels arranged in rows and columns, two data wires are placed per column, one data wire on one side among two data wires is selected through a first mux (MUX1), and a data wiring on the other side is selected through a second MUX2. Therefore, according to the embodiments of the present invention, the display device can be driven at high speeds through the 2D1G structure and driven at low speeds through the interlace method. Thus, the 2H sensing time is secured, and flicker is prevented from occurring during the pixel switching operation. 본 발명은 하나의 서브 화소에 1 개의 스캔 배선과 2 개의 데이터 배선이 배치되고, 저속 모드일 때 인터레이스 구동 방식으로 동작하고, 고속 모드일 때 프로그레시브 방식으로 동작할 수 있도록 하는, 표시 패널, 이를 포함하는 표시 장치 및 이의 구동 방법에 관한 것이다. 이를 실현하기 위해, 본 명세서의 실시예는, 행과 열로 배치된 복수의 서브 화소에 행마다 게이트 배선이 1 개씩 배치되고, 열마다 데이터 배선이 2 개씩 배치되며, 2 개의 데이터 배선 중 제1 먹스(MUX1)를 통해 일측의 데이터 배선을 선택하고, 제2 먹스(MUX2)를 통해 다른측의 데이터 배선을 선택하는 표시 패널을 제공할 수 있다. 따라서, 본 명세서의 실시예에 따르면, 2D1G 구조를 통해 고속으로 구동할 수 있고, 인터레이스 방식을 통해 저속으로 구동할 수 있게 됨에 따라, 2H Sensing Time을 확보하고, 화소 전환 구동 시에 플리커가 발생되지 않는 효과가 있다.