AMPLIFIER CIRCUIT AND METHOD FOR REDUCING OUTPUT VOLTAGE OVERSHOOT IN AMPLIFIER CIRCUIT

Disclosed in the present invention is an amplifier circuit including an amplifier and an output transistor. The amplifier circuit is connected to an output node of the output transistor to provide an output voltage to a load device. The amplifier circuit further comprises a slew rate control circuit...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: WU CHANG XIAN, SANDHU BAL S
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Disclosed in the present invention is an amplifier circuit including an amplifier and an output transistor. The amplifier circuit is connected to an output node of the output transistor to provide an output voltage to a load device. The amplifier circuit further comprises a slew rate control circuit connected to a gate node of the output transistor, and lowers output voltage overshoot by controlling the voltage of the output transistor when the power is running. 본 발명은 증폭기 및 출력 트랜지스터를 포함하는 증폭기 회로를 개시한다. 상기 증폭기 회로는 상기 출력 트랜지스터의 출력 노드에 연결되어 부하 장치에 출력 전압을 제공한다. 상기 증폭기 회로는 상기 출력 트랜지스터의 게이트 노드에 연결되는 슬루율 제어 회로를 더 포함하며, 전원을 구동할 때 상기 출력 트랜지스터의 게이트 노드가 전압이 상승하는 것을 제어하여 출력 전압 오버슈트를 낮춘다.