오류 정정을 위한 장치, 시스템 및 방법
오류 정정을 위한 장치, 시스템 및 방법. 메모리 디바이스는 각각이 정보의 비트를 저장하는 다수의 메모리 셀들을 가질 수 있다. 정보의 비트들에 오류가 포함되어 있는지 여부를 결정하기 위해 하나 이상의 오류 수정 코드(ECC)가 사용될 수 있다. 인접 메모리 셀들의 고장의 영향을 완화하기 위해, 보는 제1 그룹 및 제2 그룹으로 분할될 수 있고, 여기서 각 그룹은 해당 그룹의 다른 메모리 셀에 인접하지 않은 메모리 셀들로부터의 정보를 포함한다. 정보의 각 그룹은 데이터 비트들 및 이러한 데이터 비트들을 정정하는 데 사용되는 패리티...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 오류 정정을 위한 장치, 시스템 및 방법. 메모리 디바이스는 각각이 정보의 비트를 저장하는 다수의 메모리 셀들을 가질 수 있다. 정보의 비트들에 오류가 포함되어 있는지 여부를 결정하기 위해 하나 이상의 오류 수정 코드(ECC)가 사용될 수 있다. 인접 메모리 셀들의 고장의 영향을 완화하기 위해, 보는 제1 그룹 및 제2 그룹으로 분할될 수 있고, 여기서 각 그룹은 해당 그룹의 다른 메모리 셀에 인접하지 않은 메모리 셀들로부터의 정보를 포함한다. 정보의 각 그룹은 데이터 비트들 및 이러한 데이터 비트들을 정정하는 데 사용되는 패리티 비트들을 포함할 수 있다. 예를 들어, 판독 동작의 일부로서, 제1 ECC 회로는 짝수의 메모리 셀들로부터 정보를 수신할 수 있는 반면, 제2 ECC 회로는 홀수의 메모리 셀들로부터 정보를 수신할 수 있다.
Apparatuses, systems, and methods for error correction. A memory device may have a number of memory cells each of which stores a bit of information. One or more error correction code (ECC) may be used to determine if the bits of information contain any errors. To mitigate the effects of failures of adjacent memory cells, the information may be divided into a first group and a second group, where each group contains information from memory cells which are non-adjacent to other memory cells of that group. Each group of information may include data bits and parity bits used to correct those data bits. For example, as part of a read operation, a first ECC circuit may receive information from even numbered memory cells, while a second ECC circuit may receive information from odd numbered memory cells. |
---|