MULTILAYER CAPACITOR

The present invention provides a layered capacitor including: a body which has a plurality of dielectric layers and a plurality of internal electrodes stacked in a first direction in such a way that the dielectric layer is interposed between the internal electrodes; and external electrodes which are...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HONG JI SU, JANG EUN HA, PARK JAE SUNG, CHUN HEE SUN, BAIK SEUNG IN, NAM HONG GI
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The present invention provides a layered capacitor including: a body which has a plurality of dielectric layers and a plurality of internal electrodes stacked in a first direction in such a way that the dielectric layer is interposed between the internal electrodes; and external electrodes which are formed outside the body and connected to the internal electrodes. The body includes: an active part in which the plurality of internal electrodes are located to form capacitance, and which is an area between the outermost internal electrodes in the first direction among the plurality of internal electrodes; a cover part which covers the active part in the first direction; and a side margin part which covers the active part in a second direction perpendicular to the first direction. When an average grain size of the dielectric layer in a middle region of the active part is denoted as A1 and an average grain size of the dielectric layer in an active-cover boundary part of the active part, which is adjacent to the cover part, is denoted as A2, the layered capacitor satisfies the condition of 1.49 < A1/A2 < 2.50. Therefore, the layered capacitor can improve withstand voltage characteristics and capacitance characteristics. 본 발명의 일 실시형태는 복수의 유전체층과 상기 유전체층을 사이에 두고 제1 방향으로 적층된 복수의 내부 전극을 포함하는 바디 및 상기 바디 외부에 형성되어 상기 내부 전극과 접속된 외부 전극을 포함하며, 상기 바디는 상기 복수의 내부 전극이 위치하여 정전 용량을 형성하며 상기 복수의 내부 전극 중 상기 제1 방향으로 최외측에 배치된 내부 전극들 사이에 해당하는 영역인 액티브부와, 상기 제1 방향으로 상기 액티브부를 커버하는 커버부 및 상기 제1 방향에 수직한 제2 방향으로 상기 액티브부를 커버하는 사이드 마진부를 포함하며, 상기 액티브부의 중앙 영역에서 상기 유전체층의 평균 그레인 사이즈를 A1이라 하고, 상기 액티브부 중 상기 커버부에 인접한 액티브-커버 경계부에서 상기 유전체층의 평균 그레인 사이즈를 A2라 할 때, 1.49 < A1/A2 < 2.50의 조건을 만족하는 적층형 커패시터를 제공한다.