GATE CIRCUIT AND DISPLAY DEVICE

본 발명의 실시예들은, 게이트 회로 및 디스플레이 장치에 관한 것으로서, 게이트 회로에 QB 노드와 제1 게이트 구동 전압 사이에 전기적으로 연결된 복수의 서브 스위칭 트랜지스터를 배치함으로써, QB 노드의 제어를 보다 안정적으로 수행할 수 있는 방안을 제공한다. 또한, 게이트 회로가 턴-오프 레벨의 스캔 신호를 출력하는 기간 동안 QB 노드의 제어를 수행하는 스위칭 트랜지스터의 소스 노드에 AC 스트레스가 가해지는 것을 방지함으로써, 스위칭 트랜지스터의 열화를 감소 또는 지연시키고 신뢰성과 수명이 개선된 게이트 회로를 제공할 수...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MIN TAE HYUN, LEE JUNG MIN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:본 발명의 실시예들은, 게이트 회로 및 디스플레이 장치에 관한 것으로서, 게이트 회로에 QB 노드와 제1 게이트 구동 전압 사이에 전기적으로 연결된 복수의 서브 스위칭 트랜지스터를 배치함으로써, QB 노드의 제어를 보다 안정적으로 수행할 수 있는 방안을 제공한다. 또한, 게이트 회로가 턴-오프 레벨의 스캔 신호를 출력하는 기간 동안 QB 노드의 제어를 수행하는 스위칭 트랜지스터의 소스 노드에 AC 스트레스가 가해지는 것을 방지함으로써, 스위칭 트랜지스터의 열화를 감소 또는 지연시키고 신뢰성과 수명이 개선된 게이트 회로를 제공할 수 있다.