DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME

One object of the present invention is to provide a display device capable of minimizing damage to a transistor and/or a light emitting layer disposed in a pixel area. The display device comprises: a first pixel area; a second pixel area spaced apart from the first pixel area; a substrate comprising...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LEE JIN YONG, PARK KWANG WOO, ANN MIN JUNG, JU JIN HO
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:One object of the present invention is to provide a display device capable of minimizing damage to a transistor and/or a light emitting layer disposed in a pixel area. The display device comprises: a first pixel area; a second pixel area spaced apart from the first pixel area; a substrate comprising a valley area disposed between the first pixel area and the second pixel area; at least one first insulating layer, disposed on the substrate, which overlaps the first pixel r area and the second pixel area; a second insulating layer disposed on the first insulating layer and in contact with the substrate in the valley area through a through-hole penetrating the first insulating layer; and a crack prevention pattern, disposed between the first insulating layer and the second insulating layer, which overlaps the valley area. The through-hole exposes a side surface of the first insulating layer. And the crack prevention pattern covers the side surface. 표시 장치는 제1 화소 영역, 제1 화소 영역과 이격하는 제2 화소 영역, 및 제1 화소 영역과 제2 화소 영역의 사이에 배치되는 밸리 영역을 포함하는 기판, 기판 상에 배치되고, 제1 화소 영역 및 제2 화소 영역과 중첩하는 적어도 하나의 제1 절연층, 제1 절연층 상에 배치되고, 제1 절연층을 관통하는 관통홀을 통해 밸리 영역에서 기판과 접촉하는 제2 절연층, 및 밸리 영역과 중첩하며, 제1 절연층과 제2 절연층의 사이에 배치되는 크랙 방지 패턴을 포함하고, 관통홀은 제1 절연층의 측면을 노출시키며, 크랙 방지 패턴은 측면을 커버한다.