Bonding apparatus of semiconductor chip

The present invention provides a semiconductor chip bonding apparatus capable of correcting a bonding position in real time. The semiconductor chip bonding apparatus includes a bonding head adsorbing and holding the semiconductor chip; a bonding stage on which a substrate on which the semiconductor...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KIM HUI JAE, SHIN JAE BONG, SEOK SEUNG DAE, KIM SANG YOON
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator KIM HUI JAE
SHIN JAE BONG
SEOK SEUNG DAE
KIM SANG YOON
description The present invention provides a semiconductor chip bonding apparatus capable of correcting a bonding position in real time. The semiconductor chip bonding apparatus includes a bonding head adsorbing and holding the semiconductor chip; a bonding stage on which a substrate on which the semiconductor chip is mounted is disposed, and a process of mounting and bonding the semiconductor chip on the substrate is performed; a first camera that captures an image of the semiconductor chip and acquires location information of the semiconductor chip; a second camera that captures an image of the substrate on which the semiconductor chip is mounted and acquires positional information of the substrate; a correction device structure formed on one side of the side surface of the bonding stage and having a correction chip and a correction substrate; and a bonding control unit that holds the correction chip with the bonding head, mounts the correction chip on the correction substrate, calculates a correction offset value, and applies the correction offset value to move at least one of the bonding head and the bonding stage. 본 발명의 기술적 사상에 의한 반도체 칩 본딩 장치는 반도체 칩을 흡착하여 파지하는 본딩 헤드; 상기 반도체 칩이 실장되는 기판이 배치되고, 상기 반도체 칩을 상기 기판에 실장하고 본딩하는 공정이 수행되는 본딩 스테이지; 상기 반도체 칩을 촬상하여 상기 반도체 칩의 위치 정보를 획득하는 제1 카메라; 상기 반도체 칩이 실장되는 기판을 촬상하여 상기 기판의 위치 정보를 획득하는 제2 카메라; 상기 본딩 스테이지의 측면부 일측에 형성되고, 보정용 칩과 보정용 기판을 구비하는 보정 장치 구조체; 및 상기 본딩 헤드로 상기 보정용 칩을 파지하고 상기 보정용 기판에 실장하여 보정 오프셋 값을 계산하고, 상기 보정 오프셋 값을 적용하여 상기 본딩 헤드 또는 상기 본딩 스테이지 중 적어도 하나를 이동시키는 본딩 제어부를 포함한다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220035085A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220035085A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220035085A3</originalsourceid><addsrcrecordid>eNrjZFB3ys9LycxLV0gsKEgsSiwpLVbIT1MoTs3NTAZKlCaX5BcpJGdkFvAwsKYl5hSn8kJpbgZlN9cQZw_d1IL8-NTigsTk1LzUknjvICMDIyMDA2NTAwtTR2PiVAEATqMo6g</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Bonding apparatus of semiconductor chip</title><source>esp@cenet</source><creator>KIM HUI JAE ; SHIN JAE BONG ; SEOK SEUNG DAE ; KIM SANG YOON</creator><creatorcontrib>KIM HUI JAE ; SHIN JAE BONG ; SEOK SEUNG DAE ; KIM SANG YOON</creatorcontrib><description>The present invention provides a semiconductor chip bonding apparatus capable of correcting a bonding position in real time. The semiconductor chip bonding apparatus includes a bonding head adsorbing and holding the semiconductor chip; a bonding stage on which a substrate on which the semiconductor chip is mounted is disposed, and a process of mounting and bonding the semiconductor chip on the substrate is performed; a first camera that captures an image of the semiconductor chip and acquires location information of the semiconductor chip; a second camera that captures an image of the substrate on which the semiconductor chip is mounted and acquires positional information of the substrate; a correction device structure formed on one side of the side surface of the bonding stage and having a correction chip and a correction substrate; and a bonding control unit that holds the correction chip with the bonding head, mounts the correction chip on the correction substrate, calculates a correction offset value, and applies the correction offset value to move at least one of the bonding head and the bonding stage. 본 발명의 기술적 사상에 의한 반도체 칩 본딩 장치는 반도체 칩을 흡착하여 파지하는 본딩 헤드; 상기 반도체 칩이 실장되는 기판이 배치되고, 상기 반도체 칩을 상기 기판에 실장하고 본딩하는 공정이 수행되는 본딩 스테이지; 상기 반도체 칩을 촬상하여 상기 반도체 칩의 위치 정보를 획득하는 제1 카메라; 상기 반도체 칩이 실장되는 기판을 촬상하여 상기 기판의 위치 정보를 획득하는 제2 카메라; 상기 본딩 스테이지의 측면부 일측에 형성되고, 보정용 칩과 보정용 기판을 구비하는 보정 장치 구조체; 및 상기 본딩 헤드로 상기 보정용 칩을 파지하고 상기 보정용 기판에 실장하여 보정 오프셋 값을 계산하고, 상기 보정 오프셋 값을 적용하여 상기 본딩 헤드 또는 상기 본딩 스테이지 중 적어도 하나를 이동시키는 본딩 제어부를 포함한다.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220321&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220035085A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,778,883,25547,76298</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220321&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220035085A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KIM HUI JAE</creatorcontrib><creatorcontrib>SHIN JAE BONG</creatorcontrib><creatorcontrib>SEOK SEUNG DAE</creatorcontrib><creatorcontrib>KIM SANG YOON</creatorcontrib><title>Bonding apparatus of semiconductor chip</title><description>The present invention provides a semiconductor chip bonding apparatus capable of correcting a bonding position in real time. The semiconductor chip bonding apparatus includes a bonding head adsorbing and holding the semiconductor chip; a bonding stage on which a substrate on which the semiconductor chip is mounted is disposed, and a process of mounting and bonding the semiconductor chip on the substrate is performed; a first camera that captures an image of the semiconductor chip and acquires location information of the semiconductor chip; a second camera that captures an image of the substrate on which the semiconductor chip is mounted and acquires positional information of the substrate; a correction device structure formed on one side of the side surface of the bonding stage and having a correction chip and a correction substrate; and a bonding control unit that holds the correction chip with the bonding head, mounts the correction chip on the correction substrate, calculates a correction offset value, and applies the correction offset value to move at least one of the bonding head and the bonding stage. 본 발명의 기술적 사상에 의한 반도체 칩 본딩 장치는 반도체 칩을 흡착하여 파지하는 본딩 헤드; 상기 반도체 칩이 실장되는 기판이 배치되고, 상기 반도체 칩을 상기 기판에 실장하고 본딩하는 공정이 수행되는 본딩 스테이지; 상기 반도체 칩을 촬상하여 상기 반도체 칩의 위치 정보를 획득하는 제1 카메라; 상기 반도체 칩이 실장되는 기판을 촬상하여 상기 기판의 위치 정보를 획득하는 제2 카메라; 상기 본딩 스테이지의 측면부 일측에 형성되고, 보정용 칩과 보정용 기판을 구비하는 보정 장치 구조체; 및 상기 본딩 헤드로 상기 보정용 칩을 파지하고 상기 보정용 기판에 실장하여 보정 오프셋 값을 계산하고, 상기 보정 오프셋 값을 적용하여 상기 본딩 헤드 또는 상기 본딩 스테이지 중 적어도 하나를 이동시키는 본딩 제어부를 포함한다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFB3ys9LycxLV0gsKEgsSiwpLVbIT1MoTs3NTAZKlCaX5BcpJGdkFvAwsKYl5hSn8kJpbgZlN9cQZw_d1IL8-NTigsTk1LzUknjvICMDIyMDA2NTAwtTR2PiVAEATqMo6g</recordid><startdate>20220321</startdate><enddate>20220321</enddate><creator>KIM HUI JAE</creator><creator>SHIN JAE BONG</creator><creator>SEOK SEUNG DAE</creator><creator>KIM SANG YOON</creator><scope>EVB</scope></search><sort><creationdate>20220321</creationdate><title>Bonding apparatus of semiconductor chip</title><author>KIM HUI JAE ; SHIN JAE BONG ; SEOK SEUNG DAE ; KIM SANG YOON</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220035085A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2022</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>KIM HUI JAE</creatorcontrib><creatorcontrib>SHIN JAE BONG</creatorcontrib><creatorcontrib>SEOK SEUNG DAE</creatorcontrib><creatorcontrib>KIM SANG YOON</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KIM HUI JAE</au><au>SHIN JAE BONG</au><au>SEOK SEUNG DAE</au><au>KIM SANG YOON</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Bonding apparatus of semiconductor chip</title><date>2022-03-21</date><risdate>2022</risdate><abstract>The present invention provides a semiconductor chip bonding apparatus capable of correcting a bonding position in real time. The semiconductor chip bonding apparatus includes a bonding head adsorbing and holding the semiconductor chip; a bonding stage on which a substrate on which the semiconductor chip is mounted is disposed, and a process of mounting and bonding the semiconductor chip on the substrate is performed; a first camera that captures an image of the semiconductor chip and acquires location information of the semiconductor chip; a second camera that captures an image of the substrate on which the semiconductor chip is mounted and acquires positional information of the substrate; a correction device structure formed on one side of the side surface of the bonding stage and having a correction chip and a correction substrate; and a bonding control unit that holds the correction chip with the bonding head, mounts the correction chip on the correction substrate, calculates a correction offset value, and applies the correction offset value to move at least one of the bonding head and the bonding stage. 본 발명의 기술적 사상에 의한 반도체 칩 본딩 장치는 반도체 칩을 흡착하여 파지하는 본딩 헤드; 상기 반도체 칩이 실장되는 기판이 배치되고, 상기 반도체 칩을 상기 기판에 실장하고 본딩하는 공정이 수행되는 본딩 스테이지; 상기 반도체 칩을 촬상하여 상기 반도체 칩의 위치 정보를 획득하는 제1 카메라; 상기 반도체 칩이 실장되는 기판을 촬상하여 상기 기판의 위치 정보를 획득하는 제2 카메라; 상기 본딩 스테이지의 측면부 일측에 형성되고, 보정용 칩과 보정용 기판을 구비하는 보정 장치 구조체; 및 상기 본딩 헤드로 상기 보정용 칩을 파지하고 상기 보정용 기판에 실장하여 보정 오프셋 값을 계산하고, 상기 보정 오프셋 값을 적용하여 상기 본딩 헤드 또는 상기 본딩 스테이지 중 적어도 하나를 이동시키는 본딩 제어부를 포함한다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20220035085A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title Bonding apparatus of semiconductor chip
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-16T20%3A27%3A27IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KIM%20HUI%20JAE&rft.date=2022-03-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220035085A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true