SEMICONDUCTOR PACKAGE

The present invention provides a semiconductor package capable of exhibiting improved electrical and mechanical performance. The semiconductor package includes a redistribution substrate including a redistribution pattern, a semiconductor chip mounted on a top surface of the redistribution substrate...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: AN JIN HO, JEONG TEAHWA, FUJISAKI ATSUSHI, BAE SEONG HOON, KANG GYUHO, CHOI JU IL
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator AN JIN HO
JEONG TEAHWA
FUJISAKI ATSUSHI
BAE SEONG HOON
KANG GYUHO
CHOI JU IL
description The present invention provides a semiconductor package capable of exhibiting improved electrical and mechanical performance. The semiconductor package includes a redistribution substrate including a redistribution pattern, a semiconductor chip mounted on a top surface of the redistribution substrate; and a connection terminal between the semiconductor chip and the redistribution substrate, wherein the redistribution substrate includes a pad structure disposed between the redistribution pattern and the connection terminal and including pad wiring and a pad via, at least one insulating pattern disposed on a top surface of the redistribution pattern, and a pad seed pattern disposed on the redistribution pattern and covering the shaped insulating pattern. The at least one insulating pattern is interposed between the redistribution pattern and the pad seed pattern. A top surface of the pad structure comes into contact with the connection terminal and the pad structure is electrically connected to the redistribution pattern. 본 발명은 반도체 패키지에 관한 것으로, 구체적으로 재배선 패턴을 포함하는 재배선 기판, 상기 재배선 기판의 상면 상에 실장된 반도체 칩 및 상기 반도체 칩과 상기 재배선 기판 사이의 연결 단자를 포함하되, 상기 재배선 기판은 상기 재배선 패턴과 상기 연결 단자 사이에 배치되고 패드 배선 및 패드 비아를 포함하는 패드 구조체, 상기 재배선 패턴의 상면 상에 배치된 적어도 하나의 절연 패턴 및 상기 재배선 패턴 상에 배치되고 상기 적어도 하나의 절연 패턴을 덮는 패드 시드 패턴을 포함하고, 상기 적어도 하나의 절연 패턴은 상기 재배선 패턴과 상기 패드 시드 패턴 사이에 개재되고, 상기 패드 구조체의 상면은 상기 연결 단자와 접촉하고, 상기 패드 구조체는 상기 재배선 패턴과 전기적으로 연결되는 반도체 패키지에 관한 것이다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220033598A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220033598A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220033598A3</originalsourceid><addsrcrecordid>eNrjZBANdvX1dPb3cwl1DvEPUghwdPZ2dHflYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkZGBgbGxqaWFo7GxKkCABWuH8c</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR PACKAGE</title><source>esp@cenet</source><creator>AN JIN HO ; JEONG TEAHWA ; FUJISAKI ATSUSHI ; BAE SEONG HOON ; KANG GYUHO ; CHOI JU IL</creator><creatorcontrib>AN JIN HO ; JEONG TEAHWA ; FUJISAKI ATSUSHI ; BAE SEONG HOON ; KANG GYUHO ; CHOI JU IL</creatorcontrib><description>The present invention provides a semiconductor package capable of exhibiting improved electrical and mechanical performance. The semiconductor package includes a redistribution substrate including a redistribution pattern, a semiconductor chip mounted on a top surface of the redistribution substrate; and a connection terminal between the semiconductor chip and the redistribution substrate, wherein the redistribution substrate includes a pad structure disposed between the redistribution pattern and the connection terminal and including pad wiring and a pad via, at least one insulating pattern disposed on a top surface of the redistribution pattern, and a pad seed pattern disposed on the redistribution pattern and covering the shaped insulating pattern. The at least one insulating pattern is interposed between the redistribution pattern and the pad seed pattern. A top surface of the pad structure comes into contact with the connection terminal and the pad structure is electrically connected to the redistribution pattern. 본 발명은 반도체 패키지에 관한 것으로, 구체적으로 재배선 패턴을 포함하는 재배선 기판, 상기 재배선 기판의 상면 상에 실장된 반도체 칩 및 상기 반도체 칩과 상기 재배선 기판 사이의 연결 단자를 포함하되, 상기 재배선 기판은 상기 재배선 패턴과 상기 연결 단자 사이에 배치되고 패드 배선 및 패드 비아를 포함하는 패드 구조체, 상기 재배선 패턴의 상면 상에 배치된 적어도 하나의 절연 패턴 및 상기 재배선 패턴 상에 배치되고 상기 적어도 하나의 절연 패턴을 덮는 패드 시드 패턴을 포함하고, 상기 적어도 하나의 절연 패턴은 상기 재배선 패턴과 상기 패드 시드 패턴 사이에 개재되고, 상기 패드 구조체의 상면은 상기 연결 단자와 접촉하고, 상기 패드 구조체는 상기 재배선 패턴과 전기적으로 연결되는 반도체 패키지에 관한 것이다.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220317&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220033598A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220317&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220033598A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>AN JIN HO</creatorcontrib><creatorcontrib>JEONG TEAHWA</creatorcontrib><creatorcontrib>FUJISAKI ATSUSHI</creatorcontrib><creatorcontrib>BAE SEONG HOON</creatorcontrib><creatorcontrib>KANG GYUHO</creatorcontrib><creatorcontrib>CHOI JU IL</creatorcontrib><title>SEMICONDUCTOR PACKAGE</title><description>The present invention provides a semiconductor package capable of exhibiting improved electrical and mechanical performance. The semiconductor package includes a redistribution substrate including a redistribution pattern, a semiconductor chip mounted on a top surface of the redistribution substrate; and a connection terminal between the semiconductor chip and the redistribution substrate, wherein the redistribution substrate includes a pad structure disposed between the redistribution pattern and the connection terminal and including pad wiring and a pad via, at least one insulating pattern disposed on a top surface of the redistribution pattern, and a pad seed pattern disposed on the redistribution pattern and covering the shaped insulating pattern. The at least one insulating pattern is interposed between the redistribution pattern and the pad seed pattern. A top surface of the pad structure comes into contact with the connection terminal and the pad structure is electrically connected to the redistribution pattern. 본 발명은 반도체 패키지에 관한 것으로, 구체적으로 재배선 패턴을 포함하는 재배선 기판, 상기 재배선 기판의 상면 상에 실장된 반도체 칩 및 상기 반도체 칩과 상기 재배선 기판 사이의 연결 단자를 포함하되, 상기 재배선 기판은 상기 재배선 패턴과 상기 연결 단자 사이에 배치되고 패드 배선 및 패드 비아를 포함하는 패드 구조체, 상기 재배선 패턴의 상면 상에 배치된 적어도 하나의 절연 패턴 및 상기 재배선 패턴 상에 배치되고 상기 적어도 하나의 절연 패턴을 덮는 패드 시드 패턴을 포함하고, 상기 적어도 하나의 절연 패턴은 상기 재배선 패턴과 상기 패드 시드 패턴 사이에 개재되고, 상기 패드 구조체의 상면은 상기 연결 단자와 접촉하고, 상기 패드 구조체는 상기 재배선 패턴과 전기적으로 연결되는 반도체 패키지에 관한 것이다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBANdvX1dPb3cwl1DvEPUghwdPZ2dHflYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkZGBgbGxqaWFo7GxKkCABWuH8c</recordid><startdate>20220317</startdate><enddate>20220317</enddate><creator>AN JIN HO</creator><creator>JEONG TEAHWA</creator><creator>FUJISAKI ATSUSHI</creator><creator>BAE SEONG HOON</creator><creator>KANG GYUHO</creator><creator>CHOI JU IL</creator><scope>EVB</scope></search><sort><creationdate>20220317</creationdate><title>SEMICONDUCTOR PACKAGE</title><author>AN JIN HO ; JEONG TEAHWA ; FUJISAKI ATSUSHI ; BAE SEONG HOON ; KANG GYUHO ; CHOI JU IL</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220033598A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2022</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>AN JIN HO</creatorcontrib><creatorcontrib>JEONG TEAHWA</creatorcontrib><creatorcontrib>FUJISAKI ATSUSHI</creatorcontrib><creatorcontrib>BAE SEONG HOON</creatorcontrib><creatorcontrib>KANG GYUHO</creatorcontrib><creatorcontrib>CHOI JU IL</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>AN JIN HO</au><au>JEONG TEAHWA</au><au>FUJISAKI ATSUSHI</au><au>BAE SEONG HOON</au><au>KANG GYUHO</au><au>CHOI JU IL</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR PACKAGE</title><date>2022-03-17</date><risdate>2022</risdate><abstract>The present invention provides a semiconductor package capable of exhibiting improved electrical and mechanical performance. The semiconductor package includes a redistribution substrate including a redistribution pattern, a semiconductor chip mounted on a top surface of the redistribution substrate; and a connection terminal between the semiconductor chip and the redistribution substrate, wherein the redistribution substrate includes a pad structure disposed between the redistribution pattern and the connection terminal and including pad wiring and a pad via, at least one insulating pattern disposed on a top surface of the redistribution pattern, and a pad seed pattern disposed on the redistribution pattern and covering the shaped insulating pattern. The at least one insulating pattern is interposed between the redistribution pattern and the pad seed pattern. A top surface of the pad structure comes into contact with the connection terminal and the pad structure is electrically connected to the redistribution pattern. 본 발명은 반도체 패키지에 관한 것으로, 구체적으로 재배선 패턴을 포함하는 재배선 기판, 상기 재배선 기판의 상면 상에 실장된 반도체 칩 및 상기 반도체 칩과 상기 재배선 기판 사이의 연결 단자를 포함하되, 상기 재배선 기판은 상기 재배선 패턴과 상기 연결 단자 사이에 배치되고 패드 배선 및 패드 비아를 포함하는 패드 구조체, 상기 재배선 패턴의 상면 상에 배치된 적어도 하나의 절연 패턴 및 상기 재배선 패턴 상에 배치되고 상기 적어도 하나의 절연 패턴을 덮는 패드 시드 패턴을 포함하고, 상기 적어도 하나의 절연 패턴은 상기 재배선 패턴과 상기 패드 시드 패턴 사이에 개재되고, 상기 패드 구조체의 상면은 상기 연결 단자와 접촉하고, 상기 패드 구조체는 상기 재배선 패턴과 전기적으로 연결되는 반도체 패키지에 관한 것이다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20220033598A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR PACKAGE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-02T08%3A51%3A53IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=AN%20JIN%20HO&rft.date=2022-03-17&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220033598A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true