SEMICONDUCTOR MEMORY DEVICE AND OPERATION METHOD THEREOF
The present invention relates to a memory device and memory system supporting a swizzling operation in data processing. According to the present invention, a method in which a controller performs access to the memory device includes the steps of: sending, from the controller, a first command signal,...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The present invention relates to a memory device and memory system supporting a swizzling operation in data processing. According to the present invention, a method in which a controller performs access to the memory device includes the steps of: sending, from the controller, a first command signal, a first address signal, and a first swizzling signal to the memory device; selecting first data bits stored in a memory cell array of the memory device based on the first command signal and the first address signal; and sequentially outputting, from the memory device, at least a portion of the first data bits to the controller in a burst based on the first swizzling signal. Accordingly, it is possible to reduce overhead generated during data processing.
본 발명은 데이터 처리에 있어서 스위즐링 동작을 지원하는 메모리 장치 및 메모리 시스템에 관한 것으로, 본 발명에 따른 컨트롤러가 메모리 장치에 대한 액세스를 수행하는 방법은 상기 컨트롤러로부터 상기 메모리 장치로, 제 1 명령 신호, 제 1 어드레스 신호 및 제 1 스위즐링 신호를 전송하는 단계, 상기 제 1 명령 신호 및 상기 제 2 어드레스 신호에 기반하여 상기 메모리 장치의 메모리 셀 어레이에 저장된 제 1 데이터 비트들을 선택하는 단계 및 상기 메모리 장치로부터 컨트롤러로, 상기 제 1 스위즐링 신호에 기반하여 상기 제 1 데이터 비트들 중 일부 데이터 비트들을 순차적으로 버스트 출력하는 단계를 포함한다. |
---|