촬상 장치

실시 형태의 촬상 장치는, 제1 기판과, 제2 기판과, 배선과, 트렌치를 가진다. 제1 기판은, 포토 다이오드와, 포토 다이오드에서 변환된 전하를 유지하는 플로팅 디퓨전을 갖는 화소를 가진다. 제2 기판은, 화소 내의 플로팅 디퓨전에 유지된 전하에 의거하는 화소 신호를 판독하는 화소 회로를 가지고, 제1 기판에 적층되어 있다. 배선은, 제1 기판과 제2 기판을 적층 방향으로 관통하여, 제1 기판 내의 플로팅 디퓨전과 제2 기판의 화소 회로 내의 증폭 트랜지스터 사이를 전기적으로 접속한다. 트렌치는, 적어도 제2 기판에 형성되어, 배...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: NAKAMIZO MASAHIKO, ONO TOSHIAKI, KOMOTO TAKEYOSHI, YAMASHITA TOMONORI
Format: Patent
Sprache:kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator NAKAMIZO MASAHIKO
ONO TOSHIAKI
KOMOTO TAKEYOSHI
YAMASHITA TOMONORI
description 실시 형태의 촬상 장치는, 제1 기판과, 제2 기판과, 배선과, 트렌치를 가진다. 제1 기판은, 포토 다이오드와, 포토 다이오드에서 변환된 전하를 유지하는 플로팅 디퓨전을 갖는 화소를 가진다. 제2 기판은, 화소 내의 플로팅 디퓨전에 유지된 전하에 의거하는 화소 신호를 판독하는 화소 회로를 가지고, 제1 기판에 적층되어 있다. 배선은, 제1 기판과 제2 기판을 적층 방향으로 관통하여, 제1 기판 내의 플로팅 디퓨전과 제2 기판의 화소 회로 내의 증폭 트랜지스터 사이를 전기적으로 접속한다. 트렌치는, 적어도 제2 기판에 형성되어, 배선과 병주(竝走)하고, 제2 기판 내의 반도체층의 두께 이상의 깊이이다. An imaging device of an embodiment has a first substrate, a second substrate, a wire, and a trench. The first substrate has a pixel having a photodiode and a floating diffusion that holds a charge converted by the photodiode. The second substrate has a pixel circuit that reads a pixel signal based on the charge held in the floating diffusion in the pixel, and is stacked on the first substrate. The wire penetrates the first substrate and the second substrate in a stacking direction, and electrically connects the floating diffusion in the first substrate to an amplification transistor in the pixel circuit of the second substrate. The trench is formed at least in the second substrate, runs in parallel with the wire, and has a depth equal to or greater than the thickness of a semiconductor layer in the second substrate.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220023760A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220023760A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220023760A3</originalsourceid><addsrcrecordid>eNrjZOB9s2XNm-ZGhTfzlr7ZOYOHgTUtMac4lRdKczMou7mGOHvophbkx6cWFyQmp-allsR7BxkZGBkZGBgZm5sZOBoTpwoAEyUiiA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>촬상 장치</title><source>esp@cenet</source><creator>NAKAMIZO MASAHIKO ; ONO TOSHIAKI ; KOMOTO TAKEYOSHI ; YAMASHITA TOMONORI</creator><creatorcontrib>NAKAMIZO MASAHIKO ; ONO TOSHIAKI ; KOMOTO TAKEYOSHI ; YAMASHITA TOMONORI</creatorcontrib><description>실시 형태의 촬상 장치는, 제1 기판과, 제2 기판과, 배선과, 트렌치를 가진다. 제1 기판은, 포토 다이오드와, 포토 다이오드에서 변환된 전하를 유지하는 플로팅 디퓨전을 갖는 화소를 가진다. 제2 기판은, 화소 내의 플로팅 디퓨전에 유지된 전하에 의거하는 화소 신호를 판독하는 화소 회로를 가지고, 제1 기판에 적층되어 있다. 배선은, 제1 기판과 제2 기판을 적층 방향으로 관통하여, 제1 기판 내의 플로팅 디퓨전과 제2 기판의 화소 회로 내의 증폭 트랜지스터 사이를 전기적으로 접속한다. 트렌치는, 적어도 제2 기판에 형성되어, 배선과 병주(竝走)하고, 제2 기판 내의 반도체층의 두께 이상의 깊이이다. An imaging device of an embodiment has a first substrate, a second substrate, a wire, and a trench. The first substrate has a pixel having a photodiode and a floating diffusion that holds a charge converted by the photodiode. The second substrate has a pixel circuit that reads a pixel signal based on the charge held in the floating diffusion in the pixel, and is stacked on the first substrate. The wire penetrates the first substrate and the second substrate in a stacking direction, and electrically connects the floating diffusion in the first substrate to an amplification transistor in the pixel circuit of the second substrate. The trench is formed at least in the second substrate, runs in parallel with the wire, and has a depth equal to or greater than the thickness of a semiconductor layer in the second substrate.</description><language>kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; PICTORIAL COMMUNICATION, e.g. TELEVISION ; SEMICONDUCTOR DEVICES</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220302&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220023760A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220302&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220023760A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>NAKAMIZO MASAHIKO</creatorcontrib><creatorcontrib>ONO TOSHIAKI</creatorcontrib><creatorcontrib>KOMOTO TAKEYOSHI</creatorcontrib><creatorcontrib>YAMASHITA TOMONORI</creatorcontrib><title>촬상 장치</title><description>실시 형태의 촬상 장치는, 제1 기판과, 제2 기판과, 배선과, 트렌치를 가진다. 제1 기판은, 포토 다이오드와, 포토 다이오드에서 변환된 전하를 유지하는 플로팅 디퓨전을 갖는 화소를 가진다. 제2 기판은, 화소 내의 플로팅 디퓨전에 유지된 전하에 의거하는 화소 신호를 판독하는 화소 회로를 가지고, 제1 기판에 적층되어 있다. 배선은, 제1 기판과 제2 기판을 적층 방향으로 관통하여, 제1 기판 내의 플로팅 디퓨전과 제2 기판의 화소 회로 내의 증폭 트랜지스터 사이를 전기적으로 접속한다. 트렌치는, 적어도 제2 기판에 형성되어, 배선과 병주(竝走)하고, 제2 기판 내의 반도체층의 두께 이상의 깊이이다. An imaging device of an embodiment has a first substrate, a second substrate, a wire, and a trench. The first substrate has a pixel having a photodiode and a floating diffusion that holds a charge converted by the photodiode. The second substrate has a pixel circuit that reads a pixel signal based on the charge held in the floating diffusion in the pixel, and is stacked on the first substrate. The wire penetrates the first substrate and the second substrate in a stacking direction, and electrically connects the floating diffusion in the first substrate to an amplification transistor in the pixel circuit of the second substrate. The trench is formed at least in the second substrate, runs in parallel with the wire, and has a depth equal to or greater than the thickness of a semiconductor layer in the second substrate.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>PICTORIAL COMMUNICATION, e.g. TELEVISION</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZOB9s2XNm-ZGhTfzlr7ZOYOHgTUtMac4lRdKczMou7mGOHvophbkx6cWFyQmp-allsR7BxkZGBkZGBgZm5sZOBoTpwoAEyUiiA</recordid><startdate>20220302</startdate><enddate>20220302</enddate><creator>NAKAMIZO MASAHIKO</creator><creator>ONO TOSHIAKI</creator><creator>KOMOTO TAKEYOSHI</creator><creator>YAMASHITA TOMONORI</creator><scope>EVB</scope></search><sort><creationdate>20220302</creationdate><title>촬상 장치</title><author>NAKAMIZO MASAHIKO ; ONO TOSHIAKI ; KOMOTO TAKEYOSHI ; YAMASHITA TOMONORI</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220023760A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>kor</language><creationdate>2022</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>PICTORIAL COMMUNICATION, e.g. TELEVISION</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>NAKAMIZO MASAHIKO</creatorcontrib><creatorcontrib>ONO TOSHIAKI</creatorcontrib><creatorcontrib>KOMOTO TAKEYOSHI</creatorcontrib><creatorcontrib>YAMASHITA TOMONORI</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>NAKAMIZO MASAHIKO</au><au>ONO TOSHIAKI</au><au>KOMOTO TAKEYOSHI</au><au>YAMASHITA TOMONORI</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>촬상 장치</title><date>2022-03-02</date><risdate>2022</risdate><abstract>실시 형태의 촬상 장치는, 제1 기판과, 제2 기판과, 배선과, 트렌치를 가진다. 제1 기판은, 포토 다이오드와, 포토 다이오드에서 변환된 전하를 유지하는 플로팅 디퓨전을 갖는 화소를 가진다. 제2 기판은, 화소 내의 플로팅 디퓨전에 유지된 전하에 의거하는 화소 신호를 판독하는 화소 회로를 가지고, 제1 기판에 적층되어 있다. 배선은, 제1 기판과 제2 기판을 적층 방향으로 관통하여, 제1 기판 내의 플로팅 디퓨전과 제2 기판의 화소 회로 내의 증폭 트랜지스터 사이를 전기적으로 접속한다. 트렌치는, 적어도 제2 기판에 형성되어, 배선과 병주(竝走)하고, 제2 기판 내의 반도체층의 두께 이상의 깊이이다. An imaging device of an embodiment has a first substrate, a second substrate, a wire, and a trench. The first substrate has a pixel having a photodiode and a floating diffusion that holds a charge converted by the photodiode. The second substrate has a pixel circuit that reads a pixel signal based on the charge held in the floating diffusion in the pixel, and is stacked on the first substrate. The wire penetrates the first substrate and the second substrate in a stacking direction, and electrically connects the floating diffusion in the first substrate to an amplification transistor in the pixel circuit of the second substrate. The trench is formed at least in the second substrate, runs in parallel with the wire, and has a depth equal to or greater than the thickness of a semiconductor layer in the second substrate.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language kor
recordid cdi_epo_espacenet_KR20220023760A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC COMMUNICATION TECHNIQUE
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
PICTORIAL COMMUNICATION, e.g. TELEVISION
SEMICONDUCTOR DEVICES
title 촬상 장치
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-24T17%3A24%3A49IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=NAKAMIZO%20MASAHIKO&rft.date=2022-03-02&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220023760A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true