Semiconductor device

A semiconductor device according to an embodiment of the present invention comprises: a source structure disposed on a substrate; a gate-stacked structure disposed on the source structure, in which gate electrodes and interlayer insulating layers are alternately stacked; and a vertical structure pas...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LEE WOO SUNG, KIM CHAE HO, CHOI JI HOON, KIM NAM SOO
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator LEE WOO SUNG
KIM CHAE HO
CHOI JI HOON
KIM NAM SOO
description A semiconductor device according to an embodiment of the present invention comprises: a source structure disposed on a substrate; a gate-stacked structure disposed on the source structure, in which gate electrodes and interlayer insulating layers are alternately stacked; and a vertical structure passing through the stacked structure and disposed to be connected to the source structure. The interlayer insulating layers comprise a first insulating portion having a first height and a second insulating portion disposed at an end of the first insulating portion adjacent to the vertical structure and having a second height smaller than the first height. The vertical structure comprises: blocking patterns including a first pattern disposed between the second insulating portions adjacent in the vertical direction and surrounding at least side surfaces of each of the gate electrodes; charge storage patterns disposed on a side surface of the first pattern and including a portion extending to cover an upper surface and a lower surface of the first pattern; a tunnel layer disposed on side surfaces of the charge storage patterns and the second insulating portions; and a channel layer disposed on the tunnel layer. Each of the charge storage patterns has a side surface aligned with side surfaces of the second insulating portions. Accordingly, a semiconductor device having improved reliability can be provided. 본 발명의 실시예에 따른 반도체 장치는, 기판 상에 배치된 소스 구조체; 상기 소스 구조체 상에 배치되며, 게이트 전극들과 층간 절연층들이 교대로 적층되는 게이트 적층 구조물; 및 상기 적층 구조물을 관통하여, 상기 소스 구조체와 연결되도록 배치되는 수직 구조체를 포함할 수 있다. 각각의 상기 층간 절연층들은, 제1 높이를 갖는 제1 절연 부분, 및 상기 수직 구조체와 인접한 상기 제1 절연 부분의 단부에 배치되며, 상기 제1 높이보다 작은 제2 높이를 갖는 제2 절연 부분을 포함할 수 있다. 상기 수직 구조체는, 수직 방향으로 이웃하는 상기 제2 절연 부분들 사이에 배치되는 제1 패턴을 포함하며, 각각의 상기 게이트 전극들의 측면을 적어도 둘러싸는 블로킹 패턴들, 상기 제1 패턴의 측면 상에 배치되어, 상기 제1 패턴의 상부면 및 하부면을 덮도록 연장되는 부분을 포함하는 전하 저장 패턴들, 상기 전하 저장 패턴들 및 상기 제2 절연 부분들의 측면 상에 배치되는 터널층, 및 상기 터널층 상에 배치되는 채널층을 포함할 수 있다. 각각의 상기 전하 저장 패턴들은 상기 제2 절연 부분들의 측면과 정렬되는 측면을 가질 수 있다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20220017978A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20220017978A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20220017978A3</originalsourceid><addsrcrecordid>eNrjZBAJTs3NTM7PSylNLskvUkhJLctMTuVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRkYGBobmluYWjsbEqQIA4Fsh0g</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Semiconductor device</title><source>esp@cenet</source><creator>LEE WOO SUNG ; KIM CHAE HO ; CHOI JI HOON ; KIM NAM SOO</creator><creatorcontrib>LEE WOO SUNG ; KIM CHAE HO ; CHOI JI HOON ; KIM NAM SOO</creatorcontrib><description>A semiconductor device according to an embodiment of the present invention comprises: a source structure disposed on a substrate; a gate-stacked structure disposed on the source structure, in which gate electrodes and interlayer insulating layers are alternately stacked; and a vertical structure passing through the stacked structure and disposed to be connected to the source structure. The interlayer insulating layers comprise a first insulating portion having a first height and a second insulating portion disposed at an end of the first insulating portion adjacent to the vertical structure and having a second height smaller than the first height. The vertical structure comprises: blocking patterns including a first pattern disposed between the second insulating portions adjacent in the vertical direction and surrounding at least side surfaces of each of the gate electrodes; charge storage patterns disposed on a side surface of the first pattern and including a portion extending to cover an upper surface and a lower surface of the first pattern; a tunnel layer disposed on side surfaces of the charge storage patterns and the second insulating portions; and a channel layer disposed on the tunnel layer. Each of the charge storage patterns has a side surface aligned with side surfaces of the second insulating portions. Accordingly, a semiconductor device having improved reliability can be provided. 본 발명의 실시예에 따른 반도체 장치는, 기판 상에 배치된 소스 구조체; 상기 소스 구조체 상에 배치되며, 게이트 전극들과 층간 절연층들이 교대로 적층되는 게이트 적층 구조물; 및 상기 적층 구조물을 관통하여, 상기 소스 구조체와 연결되도록 배치되는 수직 구조체를 포함할 수 있다. 각각의 상기 층간 절연층들은, 제1 높이를 갖는 제1 절연 부분, 및 상기 수직 구조체와 인접한 상기 제1 절연 부분의 단부에 배치되며, 상기 제1 높이보다 작은 제2 높이를 갖는 제2 절연 부분을 포함할 수 있다. 상기 수직 구조체는, 수직 방향으로 이웃하는 상기 제2 절연 부분들 사이에 배치되는 제1 패턴을 포함하며, 각각의 상기 게이트 전극들의 측면을 적어도 둘러싸는 블로킹 패턴들, 상기 제1 패턴의 측면 상에 배치되어, 상기 제1 패턴의 상부면 및 하부면을 덮도록 연장되는 부분을 포함하는 전하 저장 패턴들, 상기 전하 저장 패턴들 및 상기 제2 절연 부분들의 측면 상에 배치되는 터널층, 및 상기 터널층 상에 배치되는 채널층을 포함할 수 있다. 각각의 상기 전하 저장 패턴들은 상기 제2 절연 부분들의 측면과 정렬되는 측면을 가질 수 있다.</description><language>eng ; kor</language><subject>ELECTRICITY</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220214&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220017978A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25544,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20220214&amp;DB=EPODOC&amp;CC=KR&amp;NR=20220017978A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LEE WOO SUNG</creatorcontrib><creatorcontrib>KIM CHAE HO</creatorcontrib><creatorcontrib>CHOI JI HOON</creatorcontrib><creatorcontrib>KIM NAM SOO</creatorcontrib><title>Semiconductor device</title><description>A semiconductor device according to an embodiment of the present invention comprises: a source structure disposed on a substrate; a gate-stacked structure disposed on the source structure, in which gate electrodes and interlayer insulating layers are alternately stacked; and a vertical structure passing through the stacked structure and disposed to be connected to the source structure. The interlayer insulating layers comprise a first insulating portion having a first height and a second insulating portion disposed at an end of the first insulating portion adjacent to the vertical structure and having a second height smaller than the first height. The vertical structure comprises: blocking patterns including a first pattern disposed between the second insulating portions adjacent in the vertical direction and surrounding at least side surfaces of each of the gate electrodes; charge storage patterns disposed on a side surface of the first pattern and including a portion extending to cover an upper surface and a lower surface of the first pattern; a tunnel layer disposed on side surfaces of the charge storage patterns and the second insulating portions; and a channel layer disposed on the tunnel layer. Each of the charge storage patterns has a side surface aligned with side surfaces of the second insulating portions. Accordingly, a semiconductor device having improved reliability can be provided. 본 발명의 실시예에 따른 반도체 장치는, 기판 상에 배치된 소스 구조체; 상기 소스 구조체 상에 배치되며, 게이트 전극들과 층간 절연층들이 교대로 적층되는 게이트 적층 구조물; 및 상기 적층 구조물을 관통하여, 상기 소스 구조체와 연결되도록 배치되는 수직 구조체를 포함할 수 있다. 각각의 상기 층간 절연층들은, 제1 높이를 갖는 제1 절연 부분, 및 상기 수직 구조체와 인접한 상기 제1 절연 부분의 단부에 배치되며, 상기 제1 높이보다 작은 제2 높이를 갖는 제2 절연 부분을 포함할 수 있다. 상기 수직 구조체는, 수직 방향으로 이웃하는 상기 제2 절연 부분들 사이에 배치되는 제1 패턴을 포함하며, 각각의 상기 게이트 전극들의 측면을 적어도 둘러싸는 블로킹 패턴들, 상기 제1 패턴의 측면 상에 배치되어, 상기 제1 패턴의 상부면 및 하부면을 덮도록 연장되는 부분을 포함하는 전하 저장 패턴들, 상기 전하 저장 패턴들 및 상기 제2 절연 부분들의 측면 상에 배치되는 터널층, 및 상기 터널층 상에 배치되는 채널층을 포함할 수 있다. 각각의 상기 전하 저장 패턴들은 상기 제2 절연 부분들의 측면과 정렬되는 측면을 가질 수 있다.</description><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBAJTs3NTM7PSylNLskvUkhJLctMTuVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRkYGBobmluYWjsbEqQIA4Fsh0g</recordid><startdate>20220214</startdate><enddate>20220214</enddate><creator>LEE WOO SUNG</creator><creator>KIM CHAE HO</creator><creator>CHOI JI HOON</creator><creator>KIM NAM SOO</creator><scope>EVB</scope></search><sort><creationdate>20220214</creationdate><title>Semiconductor device</title><author>LEE WOO SUNG ; KIM CHAE HO ; CHOI JI HOON ; KIM NAM SOO</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20220017978A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2022</creationdate><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>LEE WOO SUNG</creatorcontrib><creatorcontrib>KIM CHAE HO</creatorcontrib><creatorcontrib>CHOI JI HOON</creatorcontrib><creatorcontrib>KIM NAM SOO</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LEE WOO SUNG</au><au>KIM CHAE HO</au><au>CHOI JI HOON</au><au>KIM NAM SOO</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Semiconductor device</title><date>2022-02-14</date><risdate>2022</risdate><abstract>A semiconductor device according to an embodiment of the present invention comprises: a source structure disposed on a substrate; a gate-stacked structure disposed on the source structure, in which gate electrodes and interlayer insulating layers are alternately stacked; and a vertical structure passing through the stacked structure and disposed to be connected to the source structure. The interlayer insulating layers comprise a first insulating portion having a first height and a second insulating portion disposed at an end of the first insulating portion adjacent to the vertical structure and having a second height smaller than the first height. The vertical structure comprises: blocking patterns including a first pattern disposed between the second insulating portions adjacent in the vertical direction and surrounding at least side surfaces of each of the gate electrodes; charge storage patterns disposed on a side surface of the first pattern and including a portion extending to cover an upper surface and a lower surface of the first pattern; a tunnel layer disposed on side surfaces of the charge storage patterns and the second insulating portions; and a channel layer disposed on the tunnel layer. Each of the charge storage patterns has a side surface aligned with side surfaces of the second insulating portions. Accordingly, a semiconductor device having improved reliability can be provided. 본 발명의 실시예에 따른 반도체 장치는, 기판 상에 배치된 소스 구조체; 상기 소스 구조체 상에 배치되며, 게이트 전극들과 층간 절연층들이 교대로 적층되는 게이트 적층 구조물; 및 상기 적층 구조물을 관통하여, 상기 소스 구조체와 연결되도록 배치되는 수직 구조체를 포함할 수 있다. 각각의 상기 층간 절연층들은, 제1 높이를 갖는 제1 절연 부분, 및 상기 수직 구조체와 인접한 상기 제1 절연 부분의 단부에 배치되며, 상기 제1 높이보다 작은 제2 높이를 갖는 제2 절연 부분을 포함할 수 있다. 상기 수직 구조체는, 수직 방향으로 이웃하는 상기 제2 절연 부분들 사이에 배치되는 제1 패턴을 포함하며, 각각의 상기 게이트 전극들의 측면을 적어도 둘러싸는 블로킹 패턴들, 상기 제1 패턴의 측면 상에 배치되어, 상기 제1 패턴의 상부면 및 하부면을 덮도록 연장되는 부분을 포함하는 전하 저장 패턴들, 상기 전하 저장 패턴들 및 상기 제2 절연 부분들의 측면 상에 배치되는 터널층, 및 상기 터널층 상에 배치되는 채널층을 포함할 수 있다. 각각의 상기 전하 저장 패턴들은 상기 제2 절연 부분들의 측면과 정렬되는 측면을 가질 수 있다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20220017978A
source esp@cenet
subjects ELECTRICITY
title Semiconductor device
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-27T17%3A34%3A44IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LEE%20WOO%20SUNG&rft.date=2022-02-14&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20220017978A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true