Pixel circuit and light emitting panel

다양한 실시예들에 따라서, 복수의 서브 픽셀들 및 상기 복수의 서브 픽셀들을 구동하는 구동부를 포함하는 표시 패널이 제공된다. 복수의 서브 픽셀들 각각은 각각 발광 소자, 및 상기 발광 소자에 구동 전류를 출력하는 화소 회로를 포함한다. 화소 회로는 상기 구동 전류를 생성하는 제1 트랜지스터, 상기 구동 전류의 크기를 설정하기 위한 바이어스 전압 및 기준 전압을 수신하고, 상기 바이어스 전압과 상기 기준 전압의 차에 상기 제1 트랜지스터의 문턱전압을 더한 제1 보상 전압을 저장하는 제1 커패시터를 포함하는 정전류 제어 회로, 및 상...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: JEONG MIN JAE, CHAI CHONG CHUL, PARK KEE CHAN, CHUNG KYUNG HOON, LEE JOON HO
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:다양한 실시예들에 따라서, 복수의 서브 픽셀들 및 상기 복수의 서브 픽셀들을 구동하는 구동부를 포함하는 표시 패널이 제공된다. 복수의 서브 픽셀들 각각은 각각 발광 소자, 및 상기 발광 소자에 구동 전류를 출력하는 화소 회로를 포함한다. 화소 회로는 상기 구동 전류를 생성하는 제1 트랜지스터, 상기 구동 전류의 크기를 설정하기 위한 바이어스 전압 및 기준 전압을 수신하고, 상기 바이어스 전압과 상기 기준 전압의 차에 상기 제1 트랜지스터의 문턱전압을 더한 제1 보상 전압을 저장하는 제1 커패시터를 포함하는 정전류 제어 회로, 및 상기 발광 소자의 발광 시간(duration)을 결정하는 데이터 전압을 수신하고, 상기 데이터 전압에 기초하여 상기 구동 전류의 펄스 폭을 제어하는 제2 트랜지스터, 및 상기 제2 트랜지스터의 문턱전압에 대응하는 제2 보상 전압을 저장하는 제2 커패시터를 포함하는 펄스 폭 제어 회로를 포함한다. A display panel, a pixel circuit, and a display device are disclosed. The display panel includes sub-pixels and a driver driving the sub-pixels. Each sub-pixel includes: an emission element; a first transistor configured to generate a driving current; a constant current control circuit configured to receive a reference voltage and a bias voltage for setting a value of the driving current and including a first capacitor configured to store a first compensation voltage generated by adding a threshold voltage of the first transistor to a difference between the bias voltage and the reference voltage; and a pulse width control circuit configured to receive a data voltage used to determine an emission duration of the emission element and including a second transistor configured to control a pulse width of the driving current according to the data voltage and a second capacitor configured to store a second compensation voltage corresponding to a threshold voltage of the second transistor.