RECTIFIER CIRCUIT
The present invention relates to a rectifier circuit, and more particularly, to a CMOS RF rectifier circuit capable of voltage-doubling. In accordance with an embodiment of the present invention, the rectifier circuit comprises: first and second input terminals; first and second output terminals; a...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The present invention relates to a rectifier circuit, and more particularly, to a CMOS RF rectifier circuit capable of voltage-doubling. In accordance with an embodiment of the present invention, the rectifier circuit comprises: first and second input terminals; first and second output terminals; a first switch having a drain terminal connected to the first input terminal, and a source terminal connected to the first output terminal; a second switch having a drain terminal connected to the first input terminal and a source terminal connected to the second output terminal; first and second capacitors connected to each other in series between gate terminals of the first and second switches; first and second resistors, respectively, connected between the gate terminal of the first switch and the source terminal of the first switch, and between the gate terminal of the second switch and the source terminal of the second switch; third and fourth capacitors connected to each other in series between the first and second output terminals; and a load capacitor connected between the first and second output terminals.
본 발명의 정류기 회로에 관한 것으로, 더욱 상세하게는 전압 배압(Voltage doubling)이 가능한 CMOS RF 정류기 회로에 관한 것이다. 본 발명의 실시 형태에 따른 정류기 회로는, 제1 입력단자와 제2 입력단자; 제1 출력단자와 제2 출력단자; 드레인단자가 상기 제1 입력단자에 연결되고, 소스단자가 상기 제1 출력단자에 연결된 제1 스위치; 드레인단자가 상기 제1 입력단자에 연결되고, 소스단자가 상기 제2 출력단자에 연결된 제2 스위치; 상기 제1 스위치의 게이트단자와 상기 제2 스위치의 게이트단자 사이에 서로 직렬 연결된 제1 캐패시터와 제2 캐패시터; 상기 제1 스위치의 게이트단자와 상기 제1 스위치의 소스단자 사이에 연결된 제1 저항과, 상기 제2 스위치의 게이트단자와 상기 제2 스위치의 소스단자 사이에 연결된 제2 저항; 상기 제1 출력 단자와 상기 제2 출력 단자 사이에 서로 직렬 연결된 제3 캐패시터와 제4 캐패시터; 및 상기 제1 출력 단자와 상기 제2 출력단자 사이에 연결된 로드 캐패시터;를 포함한다. |
---|