Semiconductor device

Provided is a semiconductor device capable of improving performance, reliability and integration density in MBCFETTM. The semiconductor device of the present invention comprises: first and second lower patterns aligned in a first direction on a substrate; a first active pattern laminate spaced apart...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GWON YEONG HAN, JEONG SOO YEON, BAE DONG IL, BAE GEUM JONG
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator GWON YEONG HAN
JEONG SOO YEON
BAE DONG IL
BAE GEUM JONG
description Provided is a semiconductor device capable of improving performance, reliability and integration density in MBCFETTM. The semiconductor device of the present invention comprises: first and second lower patterns aligned in a first direction on a substrate; a first active pattern laminate spaced apart from the first lower pattern on the first lower pattern; a second active pattern laminate spaced apart from the second lower pattern on the second lower pattern; a fin-cut gate structure overlapping a part of the first lower pattern on the first lower pattern; a first gate structure extending in a second direction and surrounding the first active pattern laminate on the first lower pattern; a second gate structure extending in the second direction, surrounding the second active pattern laminate, and adjacent to the first gate structure on the second lower pattern; and an element separating film disposed between the first and second gate structures, and separating the first and second lower patterns. MBCFETTM에서, 성능 및 신뢰성을 개선하고, 집적 밀도를 향상시킬 수 있는 반도체 장치를 제공하는 것이다. 반도체 장치는 기판 상에 제1 방향을 따라 정렬된 제1 하부 패턴 및 제2 하부 패턴, 제1 하부 패턴 상에, 제1 하부 패턴과 이격된 제1 활성 패턴 적층체, 제2 하부 패턴 상에, 제2 하부 패턴과 이격된 제2 활성 패턴 적층체, 제1 하부 패턴 상에, 제1 하부 패턴의 일부와 중첩되는 핀-컷 게이트 구조체, 제1 하부 패턴 상에, 제2 방향으로 연장되고, 제1 활성 패턴 적층체를 감싸는 제1 게이트 구조체, 제2 하부 패턴 상에, 제2 방향으로 연장되고, 제2 활성 패턴 적층체를 감싸고, 제1 게이트 구조체와 인접하는 제2 게이트 구조체, 및 제1 게이트 구조체 및 제2 게이트 구조체 사이에 배치되고, 제1 하부 패턴 및 제2 하부 패턴을 분리하는 소자 분리막을 포함한다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20210013811A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20210013811A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20210013811A3</originalsourceid><addsrcrecordid>eNrjZBAJTs3NTM7PSylNLskvUkhJLctMTuVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRoYGBobGFoaGjsbEqQIA3OEhrA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Semiconductor device</title><source>esp@cenet</source><creator>GWON YEONG HAN ; JEONG SOO YEON ; BAE DONG IL ; BAE GEUM JONG</creator><creatorcontrib>GWON YEONG HAN ; JEONG SOO YEON ; BAE DONG IL ; BAE GEUM JONG</creatorcontrib><description>Provided is a semiconductor device capable of improving performance, reliability and integration density in MBCFETTM. The semiconductor device of the present invention comprises: first and second lower patterns aligned in a first direction on a substrate; a first active pattern laminate spaced apart from the first lower pattern on the first lower pattern; a second active pattern laminate spaced apart from the second lower pattern on the second lower pattern; a fin-cut gate structure overlapping a part of the first lower pattern on the first lower pattern; a first gate structure extending in a second direction and surrounding the first active pattern laminate on the first lower pattern; a second gate structure extending in the second direction, surrounding the second active pattern laminate, and adjacent to the first gate structure on the second lower pattern; and an element separating film disposed between the first and second gate structures, and separating the first and second lower patterns. MBCFETTM에서, 성능 및 신뢰성을 개선하고, 집적 밀도를 향상시킬 수 있는 반도체 장치를 제공하는 것이다. 반도체 장치는 기판 상에 제1 방향을 따라 정렬된 제1 하부 패턴 및 제2 하부 패턴, 제1 하부 패턴 상에, 제1 하부 패턴과 이격된 제1 활성 패턴 적층체, 제2 하부 패턴 상에, 제2 하부 패턴과 이격된 제2 활성 패턴 적층체, 제1 하부 패턴 상에, 제1 하부 패턴의 일부와 중첩되는 핀-컷 게이트 구조체, 제1 하부 패턴 상에, 제2 방향으로 연장되고, 제1 활성 패턴 적층체를 감싸는 제1 게이트 구조체, 제2 하부 패턴 상에, 제2 방향으로 연장되고, 제2 활성 패턴 적층체를 감싸고, 제1 게이트 구조체와 인접하는 제2 게이트 구조체, 및 제1 게이트 구조체 및 제2 게이트 구조체 사이에 배치되고, 제1 하부 패턴 및 제2 하부 패턴을 분리하는 소자 분리막을 포함한다.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2021</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20210208&amp;DB=EPODOC&amp;CC=KR&amp;NR=20210013811A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20210208&amp;DB=EPODOC&amp;CC=KR&amp;NR=20210013811A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>GWON YEONG HAN</creatorcontrib><creatorcontrib>JEONG SOO YEON</creatorcontrib><creatorcontrib>BAE DONG IL</creatorcontrib><creatorcontrib>BAE GEUM JONG</creatorcontrib><title>Semiconductor device</title><description>Provided is a semiconductor device capable of improving performance, reliability and integration density in MBCFETTM. The semiconductor device of the present invention comprises: first and second lower patterns aligned in a first direction on a substrate; a first active pattern laminate spaced apart from the first lower pattern on the first lower pattern; a second active pattern laminate spaced apart from the second lower pattern on the second lower pattern; a fin-cut gate structure overlapping a part of the first lower pattern on the first lower pattern; a first gate structure extending in a second direction and surrounding the first active pattern laminate on the first lower pattern; a second gate structure extending in the second direction, surrounding the second active pattern laminate, and adjacent to the first gate structure on the second lower pattern; and an element separating film disposed between the first and second gate structures, and separating the first and second lower patterns. MBCFETTM에서, 성능 및 신뢰성을 개선하고, 집적 밀도를 향상시킬 수 있는 반도체 장치를 제공하는 것이다. 반도체 장치는 기판 상에 제1 방향을 따라 정렬된 제1 하부 패턴 및 제2 하부 패턴, 제1 하부 패턴 상에, 제1 하부 패턴과 이격된 제1 활성 패턴 적층체, 제2 하부 패턴 상에, 제2 하부 패턴과 이격된 제2 활성 패턴 적층체, 제1 하부 패턴 상에, 제1 하부 패턴의 일부와 중첩되는 핀-컷 게이트 구조체, 제1 하부 패턴 상에, 제2 방향으로 연장되고, 제1 활성 패턴 적층체를 감싸는 제1 게이트 구조체, 제2 하부 패턴 상에, 제2 방향으로 연장되고, 제2 활성 패턴 적층체를 감싸고, 제1 게이트 구조체와 인접하는 제2 게이트 구조체, 및 제1 게이트 구조체 및 제2 게이트 구조체 사이에 배치되고, 제1 하부 패턴 및 제2 하부 패턴을 분리하는 소자 분리막을 포함한다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2021</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBAJTs3NTM7PSylNLskvUkhJLctMTuVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRoYGBobGFoaGjsbEqQIA3OEhrA</recordid><startdate>20210208</startdate><enddate>20210208</enddate><creator>GWON YEONG HAN</creator><creator>JEONG SOO YEON</creator><creator>BAE DONG IL</creator><creator>BAE GEUM JONG</creator><scope>EVB</scope></search><sort><creationdate>20210208</creationdate><title>Semiconductor device</title><author>GWON YEONG HAN ; JEONG SOO YEON ; BAE DONG IL ; BAE GEUM JONG</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20210013811A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2021</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>GWON YEONG HAN</creatorcontrib><creatorcontrib>JEONG SOO YEON</creatorcontrib><creatorcontrib>BAE DONG IL</creatorcontrib><creatorcontrib>BAE GEUM JONG</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>GWON YEONG HAN</au><au>JEONG SOO YEON</au><au>BAE DONG IL</au><au>BAE GEUM JONG</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Semiconductor device</title><date>2021-02-08</date><risdate>2021</risdate><abstract>Provided is a semiconductor device capable of improving performance, reliability and integration density in MBCFETTM. The semiconductor device of the present invention comprises: first and second lower patterns aligned in a first direction on a substrate; a first active pattern laminate spaced apart from the first lower pattern on the first lower pattern; a second active pattern laminate spaced apart from the second lower pattern on the second lower pattern; a fin-cut gate structure overlapping a part of the first lower pattern on the first lower pattern; a first gate structure extending in a second direction and surrounding the first active pattern laminate on the first lower pattern; a second gate structure extending in the second direction, surrounding the second active pattern laminate, and adjacent to the first gate structure on the second lower pattern; and an element separating film disposed between the first and second gate structures, and separating the first and second lower patterns. MBCFETTM에서, 성능 및 신뢰성을 개선하고, 집적 밀도를 향상시킬 수 있는 반도체 장치를 제공하는 것이다. 반도체 장치는 기판 상에 제1 방향을 따라 정렬된 제1 하부 패턴 및 제2 하부 패턴, 제1 하부 패턴 상에, 제1 하부 패턴과 이격된 제1 활성 패턴 적층체, 제2 하부 패턴 상에, 제2 하부 패턴과 이격된 제2 활성 패턴 적층체, 제1 하부 패턴 상에, 제1 하부 패턴의 일부와 중첩되는 핀-컷 게이트 구조체, 제1 하부 패턴 상에, 제2 방향으로 연장되고, 제1 활성 패턴 적층체를 감싸는 제1 게이트 구조체, 제2 하부 패턴 상에, 제2 방향으로 연장되고, 제2 활성 패턴 적층체를 감싸고, 제1 게이트 구조체와 인접하는 제2 게이트 구조체, 및 제1 게이트 구조체 및 제2 게이트 구조체 사이에 배치되고, 제1 하부 패턴 및 제2 하부 패턴을 분리하는 소자 분리막을 포함한다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20210013811A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title Semiconductor device
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-01T20%3A28%3A34IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=GWON%20YEONG%20HAN&rft.date=2021-02-08&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20210013811A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true