송신기들을 위한 직교 클록 보정 회로

직교 클록 보정(QCC) 회로는 각각 4상 클록 신호(122)의 동상 및 반-동상 클록 신호들(cki, cki_b)을 출력하는 제1 클록 보정 회로 쌍(304, 304); 각각 4상 클록 신호(122)의 직교 위상 및 반-직교 위상 클록 신호들(ckq, ckq_b)을 출력하는 제2 클록 보정 회로 쌍(304, 304); 4상 클록 신호(122)에서 듀티 사이클 에러 및 동상/직교 위상(IQ) 위상 불일치를 검출하도록 구성된 검출기 회로(308); 및 검출기 회로(308)의 듀티 사이클 에러 및 IQ 위상 불일치에 기반한 출력 모두를...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: FRANS YOHAN, CHIANG PING CHUAN, TAN KEE HIAN, ZHAO HAI BING
Format: Patent
Sprache:kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator FRANS YOHAN
CHIANG PING CHUAN
TAN KEE HIAN
ZHAO HAI BING
description 직교 클록 보정(QCC) 회로는 각각 4상 클록 신호(122)의 동상 및 반-동상 클록 신호들(cki, cki_b)을 출력하는 제1 클록 보정 회로 쌍(304, 304); 각각 4상 클록 신호(122)의 직교 위상 및 반-직교 위상 클록 신호들(ckq, ckq_b)을 출력하는 제2 클록 보정 회로 쌍(304, 304); 4상 클록 신호(122)에서 듀티 사이클 에러 및 동상/직교 위상(IQ) 위상 불일치를 검출하도록 구성된 검출기 회로(308); 및 검출기 회로(308)의 듀티 사이클 에러 및 IQ 위상 불일치에 기반한 출력 모두를 보정하기 위해, 제1 클록 보정 회로 쌍(304, 304)의 각각에 제1 제어 신호 쌍(312I, 312I)을 공급하고, 제2 클록 보정 회로 쌍(304, 304)의 각각에 제2 제어 신호 쌍(312Q, 312Q)을 공급하도록 구성된 교정 회로(310)를 포함한다. A quadrature clock correction (QCC) circuit includes: a first pair of clock correction circuits that output in-phase and anti-in-phase clock signals, respectively, of a four-phase clock signal; a second pair of clock correction circuits that output quadrature-phase and anti-quadrature-phase clock signals, respectively, of the four-phase clock signal; a detector circuit configured to detect duty cycle error and in-phase/quadrature-phase (IQ) phase mismatch in the four-phase clock signal; and a calibration circuit configured to supply a first pair of control signals to each the first pair of clock correction circuits, and a second pair of control signals to each of the second pair of clock correction circuits, to correct both the duty cycle error and the IQ phase mismatch based output of the detector circuit.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20200070282A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20200070282A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20200070282A3</originalsourceid><addsrcrecordid>eNrjZDB607bwTfeCVzs2vJ685M3cFoU3c1reTp2j8GZ546utExTeNm55vXCuwuvNW94smKrwdlbP64VzeBhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJvHeQkYGRgYGBuYGRhZGjMXGqANVtOpQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>송신기들을 위한 직교 클록 보정 회로</title><source>esp@cenet</source><creator>FRANS YOHAN ; CHIANG PING CHUAN ; TAN KEE HIAN ; ZHAO HAI BING</creator><creatorcontrib>FRANS YOHAN ; CHIANG PING CHUAN ; TAN KEE HIAN ; ZHAO HAI BING</creatorcontrib><description>직교 클록 보정(QCC) 회로는 각각 4상 클록 신호(122)의 동상 및 반-동상 클록 신호들(cki, cki_b)을 출력하는 제1 클록 보정 회로 쌍(304, 304); 각각 4상 클록 신호(122)의 직교 위상 및 반-직교 위상 클록 신호들(ckq, ckq_b)을 출력하는 제2 클록 보정 회로 쌍(304, 304); 4상 클록 신호(122)에서 듀티 사이클 에러 및 동상/직교 위상(IQ) 위상 불일치를 검출하도록 구성된 검출기 회로(308); 및 검출기 회로(308)의 듀티 사이클 에러 및 IQ 위상 불일치에 기반한 출력 모두를 보정하기 위해, 제1 클록 보정 회로 쌍(304, 304)의 각각에 제1 제어 신호 쌍(312I, 312I)을 공급하고, 제2 클록 보정 회로 쌍(304, 304)의 각각에 제2 제어 신호 쌍(312Q, 312Q)을 공급하도록 구성된 교정 회로(310)를 포함한다. A quadrature clock correction (QCC) circuit includes: a first pair of clock correction circuits that output in-phase and anti-in-phase clock signals, respectively, of a four-phase clock signal; a second pair of clock correction circuits that output quadrature-phase and anti-quadrature-phase clock signals, respectively, of the four-phase clock signal; a detector circuit configured to detect duty cycle error and in-phase/quadrature-phase (IQ) phase mismatch in the four-phase clock signal; and a calibration circuit configured to supply a first pair of control signals to each the first pair of clock correction circuits, and a second pair of control signals to each of the second pair of clock correction circuits, to correct both the duty cycle error and the IQ phase mismatch based output of the detector circuit.</description><language>kor</language><subject>BASIC ELECTRONIC CIRCUITRY ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; PULSE TECHNIQUE ; TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><creationdate>2020</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20200617&amp;DB=EPODOC&amp;CC=KR&amp;NR=20200070282A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25562,76317</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20200617&amp;DB=EPODOC&amp;CC=KR&amp;NR=20200070282A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>FRANS YOHAN</creatorcontrib><creatorcontrib>CHIANG PING CHUAN</creatorcontrib><creatorcontrib>TAN KEE HIAN</creatorcontrib><creatorcontrib>ZHAO HAI BING</creatorcontrib><title>송신기들을 위한 직교 클록 보정 회로</title><description>직교 클록 보정(QCC) 회로는 각각 4상 클록 신호(122)의 동상 및 반-동상 클록 신호들(cki, cki_b)을 출력하는 제1 클록 보정 회로 쌍(304, 304); 각각 4상 클록 신호(122)의 직교 위상 및 반-직교 위상 클록 신호들(ckq, ckq_b)을 출력하는 제2 클록 보정 회로 쌍(304, 304); 4상 클록 신호(122)에서 듀티 사이클 에러 및 동상/직교 위상(IQ) 위상 불일치를 검출하도록 구성된 검출기 회로(308); 및 검출기 회로(308)의 듀티 사이클 에러 및 IQ 위상 불일치에 기반한 출력 모두를 보정하기 위해, 제1 클록 보정 회로 쌍(304, 304)의 각각에 제1 제어 신호 쌍(312I, 312I)을 공급하고, 제2 클록 보정 회로 쌍(304, 304)의 각각에 제2 제어 신호 쌍(312Q, 312Q)을 공급하도록 구성된 교정 회로(310)를 포함한다. A quadrature clock correction (QCC) circuit includes: a first pair of clock correction circuits that output in-phase and anti-in-phase clock signals, respectively, of a four-phase clock signal; a second pair of clock correction circuits that output quadrature-phase and anti-quadrature-phase clock signals, respectively, of the four-phase clock signal; a detector circuit configured to detect duty cycle error and in-phase/quadrature-phase (IQ) phase mismatch in the four-phase clock signal; and a calibration circuit configured to supply a first pair of control signals to each the first pair of clock correction circuits, and a second pair of control signals to each of the second pair of clock correction circuits, to correct both the duty cycle error and the IQ phase mismatch based output of the detector circuit.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>PULSE TECHNIQUE</subject><subject>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2020</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDB607bwTfeCVzs2vJ685M3cFoU3c1reTp2j8GZ546utExTeNm55vXCuwuvNW94smKrwdlbP64VzeBhY0xJzilN5oTQ3g7Kba4izh25qQX58anFBYnJqXmpJvHeQkYGRgYGBuYGRhZGjMXGqANVtOpQ</recordid><startdate>20200617</startdate><enddate>20200617</enddate><creator>FRANS YOHAN</creator><creator>CHIANG PING CHUAN</creator><creator>TAN KEE HIAN</creator><creator>ZHAO HAI BING</creator><scope>EVB</scope></search><sort><creationdate>20200617</creationdate><title>송신기들을 위한 직교 클록 보정 회로</title><author>FRANS YOHAN ; CHIANG PING CHUAN ; TAN KEE HIAN ; ZHAO HAI BING</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20200070282A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>kor</language><creationdate>2020</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>PULSE TECHNIQUE</topic><topic>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>FRANS YOHAN</creatorcontrib><creatorcontrib>CHIANG PING CHUAN</creatorcontrib><creatorcontrib>TAN KEE HIAN</creatorcontrib><creatorcontrib>ZHAO HAI BING</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>FRANS YOHAN</au><au>CHIANG PING CHUAN</au><au>TAN KEE HIAN</au><au>ZHAO HAI BING</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>송신기들을 위한 직교 클록 보정 회로</title><date>2020-06-17</date><risdate>2020</risdate><abstract>직교 클록 보정(QCC) 회로는 각각 4상 클록 신호(122)의 동상 및 반-동상 클록 신호들(cki, cki_b)을 출력하는 제1 클록 보정 회로 쌍(304, 304); 각각 4상 클록 신호(122)의 직교 위상 및 반-직교 위상 클록 신호들(ckq, ckq_b)을 출력하는 제2 클록 보정 회로 쌍(304, 304); 4상 클록 신호(122)에서 듀티 사이클 에러 및 동상/직교 위상(IQ) 위상 불일치를 검출하도록 구성된 검출기 회로(308); 및 검출기 회로(308)의 듀티 사이클 에러 및 IQ 위상 불일치에 기반한 출력 모두를 보정하기 위해, 제1 클록 보정 회로 쌍(304, 304)의 각각에 제1 제어 신호 쌍(312I, 312I)을 공급하고, 제2 클록 보정 회로 쌍(304, 304)의 각각에 제2 제어 신호 쌍(312Q, 312Q)을 공급하도록 구성된 교정 회로(310)를 포함한다. A quadrature clock correction (QCC) circuit includes: a first pair of clock correction circuits that output in-phase and anti-in-phase clock signals, respectively, of a four-phase clock signal; a second pair of clock correction circuits that output quadrature-phase and anti-quadrature-phase clock signals, respectively, of the four-phase clock signal; a detector circuit configured to detect duty cycle error and in-phase/quadrature-phase (IQ) phase mismatch in the four-phase clock signal; and a calibration circuit configured to supply a first pair of control signals to each the first pair of clock correction circuits, and a second pair of control signals to each of the second pair of clock correction circuits, to correct both the duty cycle error and the IQ phase mismatch based output of the detector circuit.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language kor
recordid cdi_epo_espacenet_KR20200070282A
source esp@cenet
subjects BASIC ELECTRONIC CIRCUITRY
ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
PULSE TECHNIQUE
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION
title 송신기들을 위한 직교 클록 보정 회로
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-09T14%3A05%3A35IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=FRANS%20YOHAN&rft.date=2020-06-17&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20200070282A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true