Integrated circuit including signal-load cell and method of designing the same
In order to design an integrated circuit, input data defining the integrated circuit is received. Provided are a plurality of load standard cells having different delay characteristics as a portion of the plurality of standard cells included in a standard cell library. Placement and routing are perf...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | In order to design an integrated circuit, input data defining the integrated circuit is received. Provided are a plurality of load standard cells having different delay characteristics as a portion of the plurality of standard cells included in a standard cell library. Placement and routing are performed based on the input data and the standard cell library. Output data defining the integrated circuit is generated based on the result of the placement and routing. By designing an integrated circuit applying delay matching and duty control using a load standard cell, the design efficiency can be enhanced and the performance of the integrated circuit can be improved.
집적 회로의 설계를 위하여 상기 집적 회로를 정의하는 입력 데이터를 수신한다. 스탠다드 셀 라이브러리(standard cell library)에 포함되는 복수의 스탠다드 셀들의 일부로서 서로 다른 딜레이 특성을 갖는 복수의 부하 스탠다드 셀들을 제공한다. 상기 입력 데이터 및 상기 스탠다드 셀 라이브러리에 기초하여 배치 및 라우팅(placement and routing)을 수행한다. 상기 배치 및 라우팅의 결과에 기초하여 상기 집적 회로를 정의하는 출력 데이터를 생성한다. 부하 스탠다드 셀을 이용하여 딜레이 매칭 및 듀티 조절을 적용한 집적 회로를 설계함으로써 설계 효율을 향상시킬 수 있고 집적 회로의 성능을 향상시킬 수 있다. |
---|