SEMICONDUCTOR DEVICE

According to one embodiment of the present invention, a semiconductor device comprises: a substrate; an n- type layer; an n+ type region; a p type region; a p+ type region; a gate insulating film; a gate electrode; a source electrode; and a drain electrode. The n+ type region is located on left and...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: CHUN, DAE HWAN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator CHUN, DAE HWAN
description According to one embodiment of the present invention, a semiconductor device comprises: a substrate; an n- type layer; an n+ type region; a p type region; a p+ type region; a gate insulating film; a gate electrode; a source electrode; and a drain electrode. The n+ type region is located on left and right sides of the n- type layer on a plane. The p+ type region is located on an outer surface of the n+ type region on a plane. The p- type region is located on an inner surface of the n+ type region on a plane. The n+ type region and p+ type region have a planar stripe shape. The p- type region is spaced apart by a predetermined interval along a longitudinal direction of the n+ type region on a plane. 본 발명의 일 실시예에 따른 반도체 소자는 기판, n- 형층, n+ 형 영역, p형 영역, p+ 형 영역, 게이트 절연막, 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 평면상 상기 n- 형층의 좌측 및 우측에 각각 상기 n+ 형 영역이 위치하고, 상기 p+ 형 영역은 평면상 상기 n+ 형 영역의 외측면에 위치하고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 내측면에 위치하고, 상기 n+ 형 영역 및 상기 p+ 형 영역은 평면상 줄무늬 형태를 가지고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 길이 방향을 따라 소정의 간격만큼 이격된다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20190071353A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20190071353A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20190071353A3</originalsourceid><addsrcrecordid>eNrjZBAJdvX1dPb3cwl1DvEPUnBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGhpYGBuaGxqbGjsbEqQIA-XofhA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICE</title><source>esp@cenet</source><creator>CHUN, DAE HWAN</creator><creatorcontrib>CHUN, DAE HWAN</creatorcontrib><description>According to one embodiment of the present invention, a semiconductor device comprises: a substrate; an n- type layer; an n+ type region; a p type region; a p+ type region; a gate insulating film; a gate electrode; a source electrode; and a drain electrode. The n+ type region is located on left and right sides of the n- type layer on a plane. The p+ type region is located on an outer surface of the n+ type region on a plane. The p- type region is located on an inner surface of the n+ type region on a plane. The n+ type region and p+ type region have a planar stripe shape. The p- type region is spaced apart by a predetermined interval along a longitudinal direction of the n+ type region on a plane. 본 발명의 일 실시예에 따른 반도체 소자는 기판, n- 형층, n+ 형 영역, p형 영역, p+ 형 영역, 게이트 절연막, 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 평면상 상기 n- 형층의 좌측 및 우측에 각각 상기 n+ 형 영역이 위치하고, 상기 p+ 형 영역은 평면상 상기 n+ 형 영역의 외측면에 위치하고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 내측면에 위치하고, 상기 n+ 형 영역 및 상기 p+ 형 영역은 평면상 줄무늬 형태를 가지고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 길이 방향을 따라 소정의 간격만큼 이격된다.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2019</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20190624&amp;DB=EPODOC&amp;CC=KR&amp;NR=20190071353A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25544,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20190624&amp;DB=EPODOC&amp;CC=KR&amp;NR=20190071353A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>CHUN, DAE HWAN</creatorcontrib><title>SEMICONDUCTOR DEVICE</title><description>According to one embodiment of the present invention, a semiconductor device comprises: a substrate; an n- type layer; an n+ type region; a p type region; a p+ type region; a gate insulating film; a gate electrode; a source electrode; and a drain electrode. The n+ type region is located on left and right sides of the n- type layer on a plane. The p+ type region is located on an outer surface of the n+ type region on a plane. The p- type region is located on an inner surface of the n+ type region on a plane. The n+ type region and p+ type region have a planar stripe shape. The p- type region is spaced apart by a predetermined interval along a longitudinal direction of the n+ type region on a plane. 본 발명의 일 실시예에 따른 반도체 소자는 기판, n- 형층, n+ 형 영역, p형 영역, p+ 형 영역, 게이트 절연막, 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 평면상 상기 n- 형층의 좌측 및 우측에 각각 상기 n+ 형 영역이 위치하고, 상기 p+ 형 영역은 평면상 상기 n+ 형 영역의 외측면에 위치하고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 내측면에 위치하고, 상기 n+ 형 영역 및 상기 p+ 형 영역은 평면상 줄무늬 형태를 가지고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 길이 방향을 따라 소정의 간격만큼 이격된다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2019</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBAJdvX1dPb3cwl1DvEPUnBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGhpYGBuaGxqbGjsbEqQIA-XofhA</recordid><startdate>20190624</startdate><enddate>20190624</enddate><creator>CHUN, DAE HWAN</creator><scope>EVB</scope></search><sort><creationdate>20190624</creationdate><title>SEMICONDUCTOR DEVICE</title><author>CHUN, DAE HWAN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20190071353A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2019</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>CHUN, DAE HWAN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>CHUN, DAE HWAN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICE</title><date>2019-06-24</date><risdate>2019</risdate><abstract>According to one embodiment of the present invention, a semiconductor device comprises: a substrate; an n- type layer; an n+ type region; a p type region; a p+ type region; a gate insulating film; a gate electrode; a source electrode; and a drain electrode. The n+ type region is located on left and right sides of the n- type layer on a plane. The p+ type region is located on an outer surface of the n+ type region on a plane. The p- type region is located on an inner surface of the n+ type region on a plane. The n+ type region and p+ type region have a planar stripe shape. The p- type region is spaced apart by a predetermined interval along a longitudinal direction of the n+ type region on a plane. 본 발명의 일 실시예에 따른 반도체 소자는 기판, n- 형층, n+ 형 영역, p형 영역, p+ 형 영역, 게이트 절연막, 게이트 전극, 소스 전극 및 드레인 전극을 포함하고, 평면상 상기 n- 형층의 좌측 및 우측에 각각 상기 n+ 형 영역이 위치하고, 상기 p+ 형 영역은 평면상 상기 n+ 형 영역의 외측면에 위치하고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 내측면에 위치하고, 상기 n+ 형 영역 및 상기 p+ 형 영역은 평면상 줄무늬 형태를 가지고, 상기 p형 영역은 평면상 상기 n+ 형 영역의 길이 방향을 따라 소정의 간격만큼 이격된다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20190071353A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR DEVICE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-27T20%3A02%3A54IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=CHUN,%20DAE%20HWAN&rft.date=2019-06-24&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20190071353A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true