PHASE DETECTOR

A phase detecting circuit comprises an oscillator circuit, an edge detection and correction circuit, a sampler circuit, and an adder circuit. The oscillator circuit is configured to provide a sawtooth oscillator signal. The edge detection and correction circuit is configured to receive a phase signa...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: VAN DRIEST HANS
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A phase detecting circuit comprises an oscillator circuit, an edge detection and correction circuit, a sampler circuit, and an adder circuit. The oscillator circuit is configured to provide a sawtooth oscillator signal. The edge detection and correction circuit is configured to receive a phase signal and a quadrature phase difference signal, provide an edge detection signal during each edge of the phase signal and the quadrature phase difference signal, and provide a correction signal based on whether the edge is within the phase signal or the quadrature phase difference signal and whether the edge is a rising edge or a falling edge. The sampler circuit is configured to sample the sawtooth oscillator signal in response to the edge detection signal. The adder circuit is configured to subtract the edge correction signal from the sampled sawtooth oscillator signal to provide a phase estimation signal. 위상 검출 회로는 발진기 회로, 에지 검출 및 보정 회로, 샘플러 회로, 및 가산기 회로를 포함한다. 발진기 회로는 톱니파 발진기 신호를 제공하도록 구성된다. 에지 검출 및 보정 회로는 동상 신호 및 직각 위상차 신호를 수신하고, 동상 신호 및 직각 위상차 신호의 각각의 에지 동안 에지 검출 신호를 제공하고, 그리고 에지가 동상 신호 또는 직각 위상차 신호에 있는지 및 에지가 상승 에지 또는 하강 에지인지에 기초하여 에지 보정 신호를 제공하도록 구성된다. 샘플러 회로는 에지 검출 신호에 응답하여 톱니파 발진기 신호를 샘플링하도록 구성된다. 가산기 회로는 위상 추정 신호를 제공하기 위하여 샘플링된 톱니파 발진기 신호로부터 에지 보정 신호를 감산하도록 구성된다.