MULTILAYER CERAMIC CAPACITOR USING GRAPHENE AND METHOD OF MANUFACTURING THE SAME

The present invention relates to a multi-layered ceramic capacitor using graphene which can increase a capacity while being miniaturized. To this end, according to an embodiment of the present invention, the multi-layered ceramic capacitor using graphene comprises: a body including an active region...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: CHIN, SEONG MIN, KIM, MYEONG GI
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The present invention relates to a multi-layered ceramic capacitor using graphene which can increase a capacity while being miniaturized. To this end, according to an embodiment of the present invention, the multi-layered ceramic capacitor using graphene comprises: a body including an active region and a cover region positioned on at least one surface of the active region; and first and second external electrodes arranged outside the body. The active region includes: a first dielectric layer including first graphene; and first and second internal electrodes respectively connected to the first and second external electrodes and arranged by having the first dielectric layer therebetween, wherein the first graphene is arranged to face the first internal electrode or the second internal electrode. 본 발명은 그래핀을 이용한 적층 세라믹 커패시터에 관한 것이다. 본 발명의 일 실시예에 따른 그래핀을 이용한 적층 세라믹 커패시터는 액티브 영역 및 상기 액티브 영역의 적어도 일면에 위치하는 커버 영역을 포함하는 바디; 및 상기 바디의 외측에 배치되는 제1 및 제2외부전극;을 포함하고, 상기 액티브 영역은, 제1그래핀을 포함하는 제1유전층; 및 상기 제1 및 제2외부전극과 각각 연결되고, 상기 제1유전층을 사이에 두고 배치되는 제1 및 제2내부전극;을 포함하고, 상기 제1그래핀은 상기 제1내부전극 또는 제2내부전극과 마주보도록 배열되는 것을 특징으로 한다.