SHIFT REGISTER WITH INVERTER AND DISPLAY DEVICE USING THE SAME

The present invention relates to a shift register having an inverter capable of preventing a multi-output defect and a display device using the same. According to an embodiment of the present invention, each stage comprises an inverter which is controlled by a first clock and a carry signal, and out...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: LEE, SE WAN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The present invention relates to a shift register having an inverter capable of preventing a multi-output defect and a display device using the same. According to an embodiment of the present invention, each stage comprises an inverter which is controlled by a first clock and a carry signal, and outputs inverter output, which is synchronized with the first clock, through an inverter output node during a second period excluding a first period when a pull-up unit outputs the first clock. The inverter includes a first inverter TFT, a second inverter TFT, a third inverter TFT, and a capacitor. The first inverter TFT is connected between a first clock terminal and an inverter control node as a diode structure, and supplies the first clock to the inverter control node. The second inverter TFT is controlled by a voltage charged in the inverter control node, and supplies the first clock as inverter output through the inverter output node. The third inverter TFT is controlled by the carry signal and discharges the inverter control node to low-potential voltage. The capacitor is connected between the inverter control node and the inverter output node. 본 발명은 멀티 출력 불량을 방지할 수 있는 인버터를 갖는 쉬프트 레지스터 및 그를 이용한 표시 장치에 관한 것으로, 일 실시예에 따른 각 스테이지는 제1 클럭과 캐리 신호에 의해 제어되어, 풀업부가 제1 클럭을 출력하는 제1 기간을 제외한 제2 기간 동안, 제1 클럭과 동기하는 인버터 출력을 인버터 출력 노드를 통해 출력하는 인버터를 구비한다. 인버터는 제1 클럭 단자와 인버터 제어 노드 사이에 다이오드 구조로 접속되어 제1 클럭을 인버터 제어 노드로 공급하는 제1 인버터용 TFT와, 인버터 제어 노드에 충전된 전압에 의해 제어되어, 제1 클럭을 인버터 출력 노드를 통해 인버터 출력으로 공급하는 제2 인버터용 TFT와, 캐리 신호에 의해 제어되어, 인버터 제어 노드를 저전위 전압으로 방전시키는 제3 인버터용 TFT와, 인버터 제어 노드와 인버터 출력 노드 사이에 접속된 커패시터를 구비한다.