전압 모니터
전압 모니터 회로는 모니터링되는 전압 입력(42); 모니터링되는 전압값을 기준 커패시터 전압으로서 저장할 수 있도록 배열된 기준 커패시터(32); 모니터링되는 전압값을 시한 커패시터 전압으로서 저장할 수 있도록 배열된 시한 커패시터(34)를 포함한다. 시한 커패시터는 기준 커패시터보다 누설이 높다. 전압 모니터 회로는 또한 모니터링되는 전압을 기준 커패시터 전압과 비교하도록; 시한 커패시터 전압을 기준 커패시터 전압과 비교하도록; 그리고 상기 비교들에 기초하여 상기 비교기의 출력(9) 상에 로직 신호를 생성하도록 배열되되, 로직 신...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 전압 모니터 회로는 모니터링되는 전압 입력(42); 모니터링되는 전압값을 기준 커패시터 전압으로서 저장할 수 있도록 배열된 기준 커패시터(32); 모니터링되는 전압값을 시한 커패시터 전압으로서 저장할 수 있도록 배열된 시한 커패시터(34)를 포함한다. 시한 커패시터는 기준 커패시터보다 누설이 높다. 전압 모니터 회로는 또한 모니터링되는 전압을 기준 커패시터 전압과 비교하도록; 시한 커패시터 전압을 기준 커패시터 전압과 비교하도록; 그리고 상기 비교들에 기초하여 상기 비교기의 출력(9) 상에 로직 신호를 생성하도록 배열되되, 로직 신호는 적어도 기준 커패시터 전압이 모니터링되는 전압 및 시한 커패시터 전압 양자 이하인 경우 제1 로직값을 갖는, 비교기(2)를 포함한다.
A voltage monitor circuit comprises: a monitored voltage input (42); a reference capacitor (32) arranged to be able to store a value of the monitored voltage as a reference capacitor voltage; a timeout capacitor (34) arranged to be able to store a value of the monitored voltage as a timeout capacitor voltage. The timeout capacitor undergoes a higher leakage than the reference capacitor. The voltage monitor circuit also comprises a comparator (2) arranged to: compare the monitored voltage to the reference capacitor voltage; compare the timeout capacitor voltage to the reference capacitor voltage; and produce a logic signal on an output (9) of the comparator based on said comparisons, the logic signal having a first logic value at least if the reference capacitor voltage is lower than or equal to both the monitored voltage and the timeout capacitor voltage. |
---|