ELECTRONIC DEVICE AND METHOD FOR POWER SAVING IN THE ELECTRONIC DEVICE
According to various embodiments of the present invention, disclosed are an electronic device and a power control method thereof, wherein the electronic device comprises: a communication circuit including a first circuit performing first communication and a second circuit performing second communica...
Gespeichert in:
Hauptverfasser: | , , , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | According to various embodiments of the present invention, disclosed are an electronic device and a power control method thereof, wherein the electronic device comprises: a communication circuit including a first circuit performing first communication and a second circuit performing second communication; a processor electrically connected to the communication circuit; and a memory electrically connected to the processor. The memory, upon execution, may store instructions set to control the processor, when the first communication and the second communication are simultaneously performed through the first circuit and the second circuit, to control the first circuit to operate according to a first power control mode for the first communication, to control the second circuit to operate according to a second power control mode for the second communication, to confirm a first sleep period, in which the first circuit operates in a sleep mode according to the first power control mode, and a second sleep period, in which the second circuit operates in the sleep mode according to the second power control mode, and to control the communication circuit in a deep sleep mode operating at predetermined power or less in a section where the first sleep period and the second sleep period coincide with each other. Various other embodiments may be possible.
본 발명의 다양한 실시 예에 따라, 전자 장치 및 전자 장치의 전력 제어 방법은, 제1통신을 수행하는 제1회로 및 제2통신을 수행하는 제2회로를 포함하는, 통신 회로; 상기 통신 회로에 전기적으로 연결된 프로세서; 및 상기 프로세서에 전기적으로 연결된 메모리;를 포함하며, 상기 메모리는, 실행시에, 상기 프로세서가, 상기 제1회로 및 상기 제2회로를 통해 상기 제1통신 및 제2통신이 동시에 수행될 때, 상기 제1통신에 대한 제1전력 제어 모드에 따라 제1회로가 동작하도록 제어하고, 상기 제2통신에 대한 제2전력 제어 모드에 따라 제2회로가 동작하도록 제어하며, 상기 제1전력 제어 모드에 따라 제1회로가 슬립 모드(sleep mode)로 동작하는 제1슬립 구간(sleep period) 및 상기 제2전력 제어 모드에 따라 제2회로가 상기 슬립 모드로 동작하는 제2슬립 구간을 확인하고, 상기 제1슬립 구간과 상기 제2슬립 구간이 일치하는 구간에서, 상기 통신 회로를 미리 지정된 전력 이하로 동작하는 깊은 슬립 모드(deep sleep mode)로 제어하도록 설정된 인스트럭션들을 저장할 수 있으며, 그 외 다양한 실시 예가 가능할 수 있다. |
---|