통합 회로들 사이에서의 통신
시리얼, 반-이중 시작/정지 이벤트 검출 회로는 입력으로서 시리얼 클록 입력을 취하며 정지 이벤트를 나타내는 정지 신호 출력(10)을 발생시키는 시리얼 데이터 입력에 의해 클록킹되는 정지 검출 플립-플롭(18)을 포함한다. 시리얼 데이터 입력의 반전된 사본에 의해 클록킹되는, 시작 검출 플립-플롭(20)은 입력으로서 시리얼 클록 입력을 취하며 시작 이벤트를 나타내는 시작 신호 출력(12)을 발생시킨다. 시리얼 클록 입력의 반전된 사본에 의해 클록킹된, 제 1 버퍼 플립-플롭(22)은 입력으로서 시작 신호 출력을 취하며 제 1 지연된...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | WIKEN STEFFEN ENDRESEN VEGARD SKOGLUND PER CARSTEN |
description | 시리얼, 반-이중 시작/정지 이벤트 검출 회로는 입력으로서 시리얼 클록 입력을 취하며 정지 이벤트를 나타내는 정지 신호 출력(10)을 발생시키는 시리얼 데이터 입력에 의해 클록킹되는 정지 검출 플립-플롭(18)을 포함한다. 시리얼 데이터 입력의 반전된 사본에 의해 클록킹되는, 시작 검출 플립-플롭(20)은 입력으로서 시리얼 클록 입력을 취하며 시작 이벤트를 나타내는 시작 신호 출력(12)을 발생시킨다. 시리얼 클록 입력의 반전된 사본에 의해 클록킹된, 제 1 버퍼 플립-플롭(22)은 입력으로서 시작 신호 출력을 취하며 제 1 지연된 시작 신호 출력을 발생시킨다. 유사하게, 시리얼 클록 입력에 의해 클록킹된, 제 2 버퍼 플립-플롭(24)은 입력으로서 제 1 지연된 시작 신호 출력을 취하며 제 2 지연된 시작 신호 출력(14)을 발생시킨다. 제 2 지연된 시작 신호 출력은 상기 정지 검출, 시작 검출 또는 제 1 버퍼 플립-플롭들 중 적어도 하나를 리셋한다.
A serial, half-duplex start/stop event detection circuit comprises a stop detection flip-flop clocked by a serial data input that takes a serial clock input as an input and generates a stop signal output indicative of a stop event. A start detection flip-flop, clocked by an inverted copy of the serial data input, takes the serial clock input as an input and generates a start signal output indicative of a start event. A first buffer flip-flop, clocked by an inverted copy of the serial clock input, takes the start signal output as an input and generates a first delayed start signal output. Similarly, a second buffer flip-flop, clocked by the serial clock input, takes the first delayed start signal output as an input and generates a second delayed start signal output. The second delayed start signal output resets at least one of said stop detection, start detection or first buffer flip-flops. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20170139673A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20170139673A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20170139673A3</originalsourceid><addsrcrecordid>eNrjZFB_27b17dSVCm9n9bxeOOf15CUKb5rWvJm75c30CW9a5ryZO0MBqOBN9wIeBta0xJziVF4ozc2g7OYa4uyhm1qQH59aXJCYnJqXWhLvHWRkYGhuYGhsaWZu7GhMnCoAF-0z3g</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>통합 회로들 사이에서의 통신</title><source>esp@cenet</source><creator>WIKEN STEFFEN ; ENDRESEN VEGARD ; SKOGLUND PER CARSTEN</creator><creatorcontrib>WIKEN STEFFEN ; ENDRESEN VEGARD ; SKOGLUND PER CARSTEN</creatorcontrib><description>시리얼, 반-이중 시작/정지 이벤트 검출 회로는 입력으로서 시리얼 클록 입력을 취하며 정지 이벤트를 나타내는 정지 신호 출력(10)을 발생시키는 시리얼 데이터 입력에 의해 클록킹되는 정지 검출 플립-플롭(18)을 포함한다. 시리얼 데이터 입력의 반전된 사본에 의해 클록킹되는, 시작 검출 플립-플롭(20)은 입력으로서 시리얼 클록 입력을 취하며 시작 이벤트를 나타내는 시작 신호 출력(12)을 발생시킨다. 시리얼 클록 입력의 반전된 사본에 의해 클록킹된, 제 1 버퍼 플립-플롭(22)은 입력으로서 시작 신호 출력을 취하며 제 1 지연된 시작 신호 출력을 발생시킨다. 유사하게, 시리얼 클록 입력에 의해 클록킹된, 제 2 버퍼 플립-플롭(24)은 입력으로서 제 1 지연된 시작 신호 출력을 취하며 제 2 지연된 시작 신호 출력(14)을 발생시킨다. 제 2 지연된 시작 신호 출력은 상기 정지 검출, 시작 검출 또는 제 1 버퍼 플립-플롭들 중 적어도 하나를 리셋한다.
A serial, half-duplex start/stop event detection circuit comprises a stop detection flip-flop clocked by a serial data input that takes a serial clock input as an input and generates a stop signal output indicative of a stop event. A start detection flip-flop, clocked by an inverted copy of the serial data input, takes the serial clock input as an input and generates a start signal output indicative of a start event. A first buffer flip-flop, clocked by an inverted copy of the serial clock input, takes the start signal output as an input and generates a first delayed start signal output. Similarly, a second buffer flip-flop, clocked by the serial clock input, takes the first delayed start signal output as an input and generates a second delayed start signal output. The second delayed start signal output resets at least one of said stop detection, start detection or first buffer flip-flops.</description><language>kor</language><subject>BASIC ELECTRONIC CIRCUITRY ; CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; ELECTRICITY ; PHYSICS ; PULSE TECHNIQUE</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20171219&DB=EPODOC&CC=KR&NR=20170139673A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76289</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20171219&DB=EPODOC&CC=KR&NR=20170139673A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>WIKEN STEFFEN</creatorcontrib><creatorcontrib>ENDRESEN VEGARD</creatorcontrib><creatorcontrib>SKOGLUND PER CARSTEN</creatorcontrib><title>통합 회로들 사이에서의 통신</title><description>시리얼, 반-이중 시작/정지 이벤트 검출 회로는 입력으로서 시리얼 클록 입력을 취하며 정지 이벤트를 나타내는 정지 신호 출력(10)을 발생시키는 시리얼 데이터 입력에 의해 클록킹되는 정지 검출 플립-플롭(18)을 포함한다. 시리얼 데이터 입력의 반전된 사본에 의해 클록킹되는, 시작 검출 플립-플롭(20)은 입력으로서 시리얼 클록 입력을 취하며 시작 이벤트를 나타내는 시작 신호 출력(12)을 발생시킨다. 시리얼 클록 입력의 반전된 사본에 의해 클록킹된, 제 1 버퍼 플립-플롭(22)은 입력으로서 시작 신호 출력을 취하며 제 1 지연된 시작 신호 출력을 발생시킨다. 유사하게, 시리얼 클록 입력에 의해 클록킹된, 제 2 버퍼 플립-플롭(24)은 입력으로서 제 1 지연된 시작 신호 출력을 취하며 제 2 지연된 시작 신호 출력(14)을 발생시킨다. 제 2 지연된 시작 신호 출력은 상기 정지 검출, 시작 검출 또는 제 1 버퍼 플립-플롭들 중 적어도 하나를 리셋한다.
A serial, half-duplex start/stop event detection circuit comprises a stop detection flip-flop clocked by a serial data input that takes a serial clock input as an input and generates a stop signal output indicative of a stop event. A start detection flip-flop, clocked by an inverted copy of the serial data input, takes the serial clock input as an input and generates a start signal output indicative of a start event. A first buffer flip-flop, clocked by an inverted copy of the serial clock input, takes the start signal output as an input and generates a first delayed start signal output. Similarly, a second buffer flip-flop, clocked by the serial clock input, takes the first delayed start signal output as an input and generates a second delayed start signal output. The second delayed start signal output resets at least one of said stop detection, start detection or first buffer flip-flops.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>ELECTRICITY</subject><subject>PHYSICS</subject><subject>PULSE TECHNIQUE</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFB_27b17dSVCm9n9bxeOOf15CUKb5rWvJm75c30CW9a5ryZO0MBqOBN9wIeBta0xJziVF4ozc2g7OYa4uyhm1qQH59aXJCYnJqXWhLvHWRkYGhuYGhsaWZu7GhMnCoAF-0z3g</recordid><startdate>20171219</startdate><enddate>20171219</enddate><creator>WIKEN STEFFEN</creator><creator>ENDRESEN VEGARD</creator><creator>SKOGLUND PER CARSTEN</creator><scope>EVB</scope></search><sort><creationdate>20171219</creationdate><title>통합 회로들 사이에서의 통신</title><author>WIKEN STEFFEN ; ENDRESEN VEGARD ; SKOGLUND PER CARSTEN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20170139673A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>kor</language><creationdate>2017</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>ELECTRICITY</topic><topic>PHYSICS</topic><topic>PULSE TECHNIQUE</topic><toplevel>online_resources</toplevel><creatorcontrib>WIKEN STEFFEN</creatorcontrib><creatorcontrib>ENDRESEN VEGARD</creatorcontrib><creatorcontrib>SKOGLUND PER CARSTEN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>WIKEN STEFFEN</au><au>ENDRESEN VEGARD</au><au>SKOGLUND PER CARSTEN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>통합 회로들 사이에서의 통신</title><date>2017-12-19</date><risdate>2017</risdate><abstract>시리얼, 반-이중 시작/정지 이벤트 검출 회로는 입력으로서 시리얼 클록 입력을 취하며 정지 이벤트를 나타내는 정지 신호 출력(10)을 발생시키는 시리얼 데이터 입력에 의해 클록킹되는 정지 검출 플립-플롭(18)을 포함한다. 시리얼 데이터 입력의 반전된 사본에 의해 클록킹되는, 시작 검출 플립-플롭(20)은 입력으로서 시리얼 클록 입력을 취하며 시작 이벤트를 나타내는 시작 신호 출력(12)을 발생시킨다. 시리얼 클록 입력의 반전된 사본에 의해 클록킹된, 제 1 버퍼 플립-플롭(22)은 입력으로서 시작 신호 출력을 취하며 제 1 지연된 시작 신호 출력을 발생시킨다. 유사하게, 시리얼 클록 입력에 의해 클록킹된, 제 2 버퍼 플립-플롭(24)은 입력으로서 제 1 지연된 시작 신호 출력을 취하며 제 2 지연된 시작 신호 출력(14)을 발생시킨다. 제 2 지연된 시작 신호 출력은 상기 정지 검출, 시작 검출 또는 제 1 버퍼 플립-플롭들 중 적어도 하나를 리셋한다.
A serial, half-duplex start/stop event detection circuit comprises a stop detection flip-flop clocked by a serial data input that takes a serial clock input as an input and generates a stop signal output indicative of a stop event. A start detection flip-flop, clocked by an inverted copy of the serial data input, takes the serial clock input as an input and generates a start signal output indicative of a start event. A first buffer flip-flop, clocked by an inverted copy of the serial clock input, takes the start signal output as an input and generates a first delayed start signal output. Similarly, a second buffer flip-flop, clocked by the serial clock input, takes the first delayed start signal output as an input and generates a second delayed start signal output. The second delayed start signal output resets at least one of said stop detection, start detection or first buffer flip-flops.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | kor |
recordid | cdi_epo_espacenet_KR20170139673A |
source | esp@cenet |
subjects | BASIC ELECTRONIC CIRCUITRY CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING ELECTRICITY PHYSICS PULSE TECHNIQUE |
title | 통합 회로들 사이에서의 통신 |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-04T19%3A06%3A23IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=WIKEN%20STEFFEN&rft.date=2017-12-19&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20170139673A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |