PHASE INTERPOLATOR CIRCUIT, CLOCK DATA RECOVERY CIRCUIT INCLUDING THE SAME AND METHOD FOR PHASE INTERPOLATION

A phase interpolation circuit includes an interpolator which generates a synthesized clock by synthesizing two multi-phase clocks selected among first to N-th multi-phase clocks whereas N is an integer equal to or greater than 3; and an interpolation code generator which generates an interpolation c...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: CHI, HAN KYU, SONG, TAEK SANG
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator CHI, HAN KYU
SONG, TAEK SANG
description A phase interpolation circuit includes an interpolator which generates a synthesized clock by synthesizing two multi-phase clocks selected among first to N-th multi-phase clocks whereas N is an integer equal to or greater than 3; and an interpolation code generator which generates an interpolation code for controlling the interpolator in response to a shift-up request, a shift-down request, multiple shift-up request, and multiple shift-down requests and generates the interpolation code to output a (K+1)-th multi-phase clock to the synthesized clock when the phase of the synthesized clock needs to be changed to a phase between the (K+1)-th and (K+2)-th phase clocks from a phase between K-th and (K+1)-th phase clocks in response to the multiple shift-up requests whereas K is an integer not less than 1 and not greater than N. K+1 is equal to 1 when K is equal to N. K-1 is equal to N when K equals 1. 위상 보간 회로는, 제1 내지 제N 다중 위상 클럭들 중 선택된 2개의 다중 위상 클럭들을 합성해 합성 클럭을 생성하는 보간기 (N은 3 이상의 정수); 및 쉬프트 업 요청, 쉬프트 다운 요청, 멀티 쉬프트 업 요청 및 멀티 쉬프트 다운 요청에 응답해 상기 보간기를 제어하기 위한 보간 코드를 생성하되, 상기 멀티 쉬프트 업 요청에 의해 상기 합성 클럭의 위상이 제K 및 제K+1 다중 위상 클럭들 사이의 위상에서 제K+1 및 제K+2 다중 위상 클럭들 사이의 위상으로 변경되어야 하는 경우에, 상기 제K+1 다중 위상 클럭이 상기 합성 클럭으로 출력되도록 상기 보간 코드를 생성하는 보간 코드 생성기 (K는 1 이상 N이하의 정수, K=N인 경우에 K+1=1, K=1인 경우에 K-1=N)를 포함할 수 있다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20160113341A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20160113341A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20160113341A3</originalsourceid><addsrcrecordid>eNqNjLsKwkAQRdNYiPoPA7YKWSP2w-zEXZLshs1EsApB1spHIP4_ptDGyuoU99wzT-61wYbBOuFQ-xLFByAbqLWyASo9FaBREAKTP3E4f8fpQWWrrTuCGIYGKwZ0GioW4zXkU-a3bL1bJrNrfxvj6sNFss5ZyGzj8OziOPSX-Iivrgi7VB1SpbJsrzD7z3oD_W43rw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>PHASE INTERPOLATOR CIRCUIT, CLOCK DATA RECOVERY CIRCUIT INCLUDING THE SAME AND METHOD FOR PHASE INTERPOLATION</title><source>esp@cenet</source><creator>CHI, HAN KYU ; SONG, TAEK SANG</creator><creatorcontrib>CHI, HAN KYU ; SONG, TAEK SANG</creatorcontrib><description>A phase interpolation circuit includes an interpolator which generates a synthesized clock by synthesizing two multi-phase clocks selected among first to N-th multi-phase clocks whereas N is an integer equal to or greater than 3; and an interpolation code generator which generates an interpolation code for controlling the interpolator in response to a shift-up request, a shift-down request, multiple shift-up request, and multiple shift-down requests and generates the interpolation code to output a (K+1)-th multi-phase clock to the synthesized clock when the phase of the synthesized clock needs to be changed to a phase between the (K+1)-th and (K+2)-th phase clocks from a phase between K-th and (K+1)-th phase clocks in response to the multiple shift-up requests whereas K is an integer not less than 1 and not greater than N. K+1 is equal to 1 when K is equal to N. K-1 is equal to N when K equals 1. 위상 보간 회로는, 제1 내지 제N 다중 위상 클럭들 중 선택된 2개의 다중 위상 클럭들을 합성해 합성 클럭을 생성하는 보간기 (N은 3 이상의 정수); 및 쉬프트 업 요청, 쉬프트 다운 요청, 멀티 쉬프트 업 요청 및 멀티 쉬프트 다운 요청에 응답해 상기 보간기를 제어하기 위한 보간 코드를 생성하되, 상기 멀티 쉬프트 업 요청에 의해 상기 합성 클럭의 위상이 제K 및 제K+1 다중 위상 클럭들 사이의 위상에서 제K+1 및 제K+2 다중 위상 클럭들 사이의 위상으로 변경되어야 하는 경우에, 상기 제K+1 다중 위상 클럭이 상기 합성 클럭으로 출력되도록 상기 보간 코드를 생성하는 보간 코드 생성기 (K는 1 이상 N이하의 정수, K=N인 경우에 K+1=1, K=1인 경우에 K-1=N)를 포함할 수 있다.</description><language>eng ; kor</language><subject>AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATIONOF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES ; BASIC ELECTRONIC CIRCUITRY ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; PULSE TECHNIQUE ; TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><creationdate>2016</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20160929&amp;DB=EPODOC&amp;CC=KR&amp;NR=20160113341A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76289</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20160929&amp;DB=EPODOC&amp;CC=KR&amp;NR=20160113341A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>CHI, HAN KYU</creatorcontrib><creatorcontrib>SONG, TAEK SANG</creatorcontrib><title>PHASE INTERPOLATOR CIRCUIT, CLOCK DATA RECOVERY CIRCUIT INCLUDING THE SAME AND METHOD FOR PHASE INTERPOLATION</title><description>A phase interpolation circuit includes an interpolator which generates a synthesized clock by synthesizing two multi-phase clocks selected among first to N-th multi-phase clocks whereas N is an integer equal to or greater than 3; and an interpolation code generator which generates an interpolation code for controlling the interpolator in response to a shift-up request, a shift-down request, multiple shift-up request, and multiple shift-down requests and generates the interpolation code to output a (K+1)-th multi-phase clock to the synthesized clock when the phase of the synthesized clock needs to be changed to a phase between the (K+1)-th and (K+2)-th phase clocks from a phase between K-th and (K+1)-th phase clocks in response to the multiple shift-up requests whereas K is an integer not less than 1 and not greater than N. K+1 is equal to 1 when K is equal to N. K-1 is equal to N when K equals 1. 위상 보간 회로는, 제1 내지 제N 다중 위상 클럭들 중 선택된 2개의 다중 위상 클럭들을 합성해 합성 클럭을 생성하는 보간기 (N은 3 이상의 정수); 및 쉬프트 업 요청, 쉬프트 다운 요청, 멀티 쉬프트 업 요청 및 멀티 쉬프트 다운 요청에 응답해 상기 보간기를 제어하기 위한 보간 코드를 생성하되, 상기 멀티 쉬프트 업 요청에 의해 상기 합성 클럭의 위상이 제K 및 제K+1 다중 위상 클럭들 사이의 위상에서 제K+1 및 제K+2 다중 위상 클럭들 사이의 위상으로 변경되어야 하는 경우에, 상기 제K+1 다중 위상 클럭이 상기 합성 클럭으로 출력되도록 상기 보간 코드를 생성하는 보간 코드 생성기 (K는 1 이상 N이하의 정수, K=N인 경우에 K+1=1, K=1인 경우에 K-1=N)를 포함할 수 있다.</description><subject>AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATIONOF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES</subject><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>PULSE TECHNIQUE</subject><subject>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2016</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjLsKwkAQRdNYiPoPA7YKWSP2w-zEXZLshs1EsApB1spHIP4_ptDGyuoU99wzT-61wYbBOuFQ-xLFByAbqLWyASo9FaBREAKTP3E4f8fpQWWrrTuCGIYGKwZ0GioW4zXkU-a3bL1bJrNrfxvj6sNFss5ZyGzj8OziOPSX-Iivrgi7VB1SpbJsrzD7z3oD_W43rw</recordid><startdate>20160929</startdate><enddate>20160929</enddate><creator>CHI, HAN KYU</creator><creator>SONG, TAEK SANG</creator><scope>EVB</scope></search><sort><creationdate>20160929</creationdate><title>PHASE INTERPOLATOR CIRCUIT, CLOCK DATA RECOVERY CIRCUIT INCLUDING THE SAME AND METHOD FOR PHASE INTERPOLATION</title><author>CHI, HAN KYU ; SONG, TAEK SANG</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20160113341A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2016</creationdate><topic>AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATIONOF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES</topic><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>PULSE TECHNIQUE</topic><topic>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>CHI, HAN KYU</creatorcontrib><creatorcontrib>SONG, TAEK SANG</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>CHI, HAN KYU</au><au>SONG, TAEK SANG</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>PHASE INTERPOLATOR CIRCUIT, CLOCK DATA RECOVERY CIRCUIT INCLUDING THE SAME AND METHOD FOR PHASE INTERPOLATION</title><date>2016-09-29</date><risdate>2016</risdate><abstract>A phase interpolation circuit includes an interpolator which generates a synthesized clock by synthesizing two multi-phase clocks selected among first to N-th multi-phase clocks whereas N is an integer equal to or greater than 3; and an interpolation code generator which generates an interpolation code for controlling the interpolator in response to a shift-up request, a shift-down request, multiple shift-up request, and multiple shift-down requests and generates the interpolation code to output a (K+1)-th multi-phase clock to the synthesized clock when the phase of the synthesized clock needs to be changed to a phase between the (K+1)-th and (K+2)-th phase clocks from a phase between K-th and (K+1)-th phase clocks in response to the multiple shift-up requests whereas K is an integer not less than 1 and not greater than N. K+1 is equal to 1 when K is equal to N. K-1 is equal to N when K equals 1. 위상 보간 회로는, 제1 내지 제N 다중 위상 클럭들 중 선택된 2개의 다중 위상 클럭들을 합성해 합성 클럭을 생성하는 보간기 (N은 3 이상의 정수); 및 쉬프트 업 요청, 쉬프트 다운 요청, 멀티 쉬프트 업 요청 및 멀티 쉬프트 다운 요청에 응답해 상기 보간기를 제어하기 위한 보간 코드를 생성하되, 상기 멀티 쉬프트 업 요청에 의해 상기 합성 클럭의 위상이 제K 및 제K+1 다중 위상 클럭들 사이의 위상에서 제K+1 및 제K+2 다중 위상 클럭들 사이의 위상으로 변경되어야 하는 경우에, 상기 제K+1 다중 위상 클럭이 상기 합성 클럭으로 출력되도록 상기 보간 코드를 생성하는 보간 코드 생성기 (K는 1 이상 N이하의 정수, K=N인 경우에 K+1=1, K=1인 경우에 K-1=N)를 포함할 수 있다.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20160113341A
source esp@cenet
subjects AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATIONOF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
BASIC ELECTRONIC CIRCUITRY
ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
PULSE TECHNIQUE
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION
title PHASE INTERPOLATOR CIRCUIT, CLOCK DATA RECOVERY CIRCUIT INCLUDING THE SAME AND METHOD FOR PHASE INTERPOLATION
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-05T11%3A44%3A15IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=CHI,%20HAN%20KYU&rft.date=2016-09-29&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20160113341A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true