STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH IMPROVED THERMAL PERFORMANCE AND ASSOCIATED SYSTEMS AND METHODS

열성능을 개선시킨 적층 반도체 다이 조립체와, 관련 시스템 및 방법이 여기서 개시된다. 일 실시예에서, 반도체 다이 조립체는 반도체 다이들의 스택과, 인클로저 내에서 반도체 다이들의 스택을 적어도 부분적으로 수용하는 열전도성 케이싱을 포함한다. 패키지 기판은 열전도성 케이싱를 갖고, 열전도성 케이싱과 반도체 다이들의 스택 사이에 인터포저가 배치된다. 인터포저의 주변부는 반도체 다이들의 스택 너머로 횡방향으로 연장되고, 주변부와 패키지 기판 사이에 삽입되는 복수의 전도 부재에 연결된다. Stacked semiconductor die...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KOOPMANS MICHAEL, HEMBREE DAVID R, LUO SHIJIAN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator KOOPMANS MICHAEL
HEMBREE DAVID R
LUO SHIJIAN
description 열성능을 개선시킨 적층 반도체 다이 조립체와, 관련 시스템 및 방법이 여기서 개시된다. 일 실시예에서, 반도체 다이 조립체는 반도체 다이들의 스택과, 인클로저 내에서 반도체 다이들의 스택을 적어도 부분적으로 수용하는 열전도성 케이싱을 포함한다. 패키지 기판은 열전도성 케이싱를 갖고, 열전도성 케이싱과 반도체 다이들의 스택 사이에 인터포저가 배치된다. 인터포저의 주변부는 반도체 다이들의 스택 너머로 횡방향으로 연장되고, 주변부와 패키지 기판 사이에 삽입되는 복수의 전도 부재에 연결된다. Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods are disclosed herein. In one embodiment, a semiconductor die assembly can include a stack of semiconductor dies and a thermally conductive casing at least partially enclosing the stack of semiconductor dies within an enclosure. A package substrate carries the thermally conductive casing, and an interposer is disposed between the thermally conductive casing and the stack of semiconductor dies. A peripheral portion of the interposer extends laterally beyond the stack of semiconductor dies and is coupled to a plurality of conductive members interposed between the peripheral portion and the package substrate.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20160113201A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20160113201A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20160113201A3</originalsourceid><addsrcrecordid>eNqNjEEKwjAURLNxIeodAq6FxoL7mPyS0CYp-b-Kq1IkgiBaqPfHVDyAqxkeb2bJ7khS1aA5grMqeN0pCpFrC1xiZsfGAvKzJcOta2M4ZZUMRCcb3kKsQm5eZdnreRCUlTS_XZDA4Rc7IBM0rtniNjymtPnlim0rIGV2aXz1aRqHa3qmd1_HfSEOhRBlTln-Z30ATYA22Q</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH IMPROVED THERMAL PERFORMANCE AND ASSOCIATED SYSTEMS AND METHODS</title><source>esp@cenet</source><creator>KOOPMANS MICHAEL ; HEMBREE DAVID R ; LUO SHIJIAN</creator><creatorcontrib>KOOPMANS MICHAEL ; HEMBREE DAVID R ; LUO SHIJIAN</creatorcontrib><description>열성능을 개선시킨 적층 반도체 다이 조립체와, 관련 시스템 및 방법이 여기서 개시된다. 일 실시예에서, 반도체 다이 조립체는 반도체 다이들의 스택과, 인클로저 내에서 반도체 다이들의 스택을 적어도 부분적으로 수용하는 열전도성 케이싱을 포함한다. 패키지 기판은 열전도성 케이싱를 갖고, 열전도성 케이싱과 반도체 다이들의 스택 사이에 인터포저가 배치된다. 인터포저의 주변부는 반도체 다이들의 스택 너머로 횡방향으로 연장되고, 주변부와 패키지 기판 사이에 삽입되는 복수의 전도 부재에 연결된다. Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods are disclosed herein. In one embodiment, a semiconductor die assembly can include a stack of semiconductor dies and a thermally conductive casing at least partially enclosing the stack of semiconductor dies within an enclosure. A package substrate carries the thermally conductive casing, and an interposer is disposed between the thermally conductive casing and the stack of semiconductor dies. A peripheral portion of the interposer extends laterally beyond the stack of semiconductor dies and is coupled to a plurality of conductive members interposed between the peripheral portion and the package substrate.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2016</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20160928&amp;DB=EPODOC&amp;CC=KR&amp;NR=20160113201A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76516</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20160928&amp;DB=EPODOC&amp;CC=KR&amp;NR=20160113201A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KOOPMANS MICHAEL</creatorcontrib><creatorcontrib>HEMBREE DAVID R</creatorcontrib><creatorcontrib>LUO SHIJIAN</creatorcontrib><title>STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH IMPROVED THERMAL PERFORMANCE AND ASSOCIATED SYSTEMS AND METHODS</title><description>열성능을 개선시킨 적층 반도체 다이 조립체와, 관련 시스템 및 방법이 여기서 개시된다. 일 실시예에서, 반도체 다이 조립체는 반도체 다이들의 스택과, 인클로저 내에서 반도체 다이들의 스택을 적어도 부분적으로 수용하는 열전도성 케이싱을 포함한다. 패키지 기판은 열전도성 케이싱를 갖고, 열전도성 케이싱과 반도체 다이들의 스택 사이에 인터포저가 배치된다. 인터포저의 주변부는 반도체 다이들의 스택 너머로 횡방향으로 연장되고, 주변부와 패키지 기판 사이에 삽입되는 복수의 전도 부재에 연결된다. Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods are disclosed herein. In one embodiment, a semiconductor die assembly can include a stack of semiconductor dies and a thermally conductive casing at least partially enclosing the stack of semiconductor dies within an enclosure. A package substrate carries the thermally conductive casing, and an interposer is disposed between the thermally conductive casing and the stack of semiconductor dies. A peripheral portion of the interposer extends laterally beyond the stack of semiconductor dies and is coupled to a plurality of conductive members interposed between the peripheral portion and the package substrate.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2016</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjEEKwjAURLNxIeodAq6FxoL7mPyS0CYp-b-Kq1IkgiBaqPfHVDyAqxkeb2bJ7khS1aA5grMqeN0pCpFrC1xiZsfGAvKzJcOta2M4ZZUMRCcb3kKsQm5eZdnreRCUlTS_XZDA4Rc7IBM0rtniNjymtPnlim0rIGV2aXz1aRqHa3qmd1_HfSEOhRBlTln-Z30ATYA22Q</recordid><startdate>20160928</startdate><enddate>20160928</enddate><creator>KOOPMANS MICHAEL</creator><creator>HEMBREE DAVID R</creator><creator>LUO SHIJIAN</creator><scope>EVB</scope></search><sort><creationdate>20160928</creationdate><title>STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH IMPROVED THERMAL PERFORMANCE AND ASSOCIATED SYSTEMS AND METHODS</title><author>KOOPMANS MICHAEL ; HEMBREE DAVID R ; LUO SHIJIAN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20160113201A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2016</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>KOOPMANS MICHAEL</creatorcontrib><creatorcontrib>HEMBREE DAVID R</creatorcontrib><creatorcontrib>LUO SHIJIAN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KOOPMANS MICHAEL</au><au>HEMBREE DAVID R</au><au>LUO SHIJIAN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH IMPROVED THERMAL PERFORMANCE AND ASSOCIATED SYSTEMS AND METHODS</title><date>2016-09-28</date><risdate>2016</risdate><abstract>열성능을 개선시킨 적층 반도체 다이 조립체와, 관련 시스템 및 방법이 여기서 개시된다. 일 실시예에서, 반도체 다이 조립체는 반도체 다이들의 스택과, 인클로저 내에서 반도체 다이들의 스택을 적어도 부분적으로 수용하는 열전도성 케이싱을 포함한다. 패키지 기판은 열전도성 케이싱를 갖고, 열전도성 케이싱과 반도체 다이들의 스택 사이에 인터포저가 배치된다. 인터포저의 주변부는 반도체 다이들의 스택 너머로 횡방향으로 연장되고, 주변부와 패키지 기판 사이에 삽입되는 복수의 전도 부재에 연결된다. Stacked semiconductor die assemblies with improved thermal performance and associated systems and methods are disclosed herein. In one embodiment, a semiconductor die assembly can include a stack of semiconductor dies and a thermally conductive casing at least partially enclosing the stack of semiconductor dies within an enclosure. A package substrate carries the thermally conductive casing, and an interposer is disposed between the thermally conductive casing and the stack of semiconductor dies. A peripheral portion of the interposer extends laterally beyond the stack of semiconductor dies and is coupled to a plurality of conductive members interposed between the peripheral portion and the package substrate.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20160113201A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title STACKED SEMICONDUCTOR DIE ASSEMBLIES WITH IMPROVED THERMAL PERFORMANCE AND ASSOCIATED SYSTEMS AND METHODS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-13T08%3A39%3A00IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KOOPMANS%20MICHAEL&rft.date=2016-09-28&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20160113201A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true