TIMING CONTROLLER AND DISPLAY DEVICE HAVING THE SAME
A timing controller includes a display mode detection part, clock signal generators, and signal deformation parts. The display mode part detects a display image mode based on first image data signals which are synchronized with a first clock signal of a first frequency and are transmitted, and activ...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A timing controller includes a display mode detection part, clock signal generators, and signal deformation parts. The display mode part detects a display image mode based on first image data signals which are synchronized with a first clock signal of a first frequency and are transmitted, and activates at least one among the clock signal generators based on the display image mode. The clock signal generators generate a second clock signal of a second frequency when it is activated by the display mode detection part, and supply the second clock signal to a corresponding one among the signal deformation parts. The signal deformation parts change the first image data signals into the second image data signals which are synchronized with the second clock signal are transmitted.
타이밍 컨트롤러는 표시 모드 감지부, 복수의 클럭 신호 제너레이터들 및 복수의 신호 변형부들을 포함한다. 표시 모드감지부는 제1 주파수를 갖는 제1 클럭 신호에 동기하여 전송되는 복수의 제1 영상 데이터 신호들을 기초로 표시 패널의 표시 영상 모드를 감지하고, 표시 영상 모드에 기초하여 복수의 클럭 신호 제너레이터들 중 적어도 하나 이상을 활성화시킨다. 클럭 신호 제너레이터들은 표시모드 감지부에 의해 활성화될 때 제2 주파수를 갖는 제2 클럭 신호를 각각 생성하고, 제2 클럭 신호를 복수의 신호 변형부들 중 상응하는 하나에 각각 공급한다. 신호 변형부들은 제1 영상 데이터 신호들을 상기 제2 클럭 신호에 동기하여 전송되는 복수의 제2 영상 데이터 신호들로 변형시킨다. |
---|