CMOS image sensor and method for fabricating thereof

PURPOSE: A CMOS image sensor and a method for manufacturing the same are provided to improve capacity of a photodiode and property of a transistor by forming a doping region at lower portions of a trench isolation layer and a gate insulating layer. CONSTITUTION: A trench isolation layer(35) is forme...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: SA, SEUNG HUN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator SA, SEUNG HUN
description PURPOSE: A CMOS image sensor and a method for manufacturing the same are provided to improve capacity of a photodiode and property of a transistor by forming a doping region at lower portions of a trench isolation layer and a gate insulating layer. CONSTITUTION: A trench isolation layer(35) is formed in a substrate(31). A spacer(39) is formed at both sidewalls of the gate electrode. The first doping region(34) is formed at the sidewall and bottom of the trench isolation layer, and at the lower of the gate insulating layer. The second doping region(38) for a photodiode is formed in the substrate between the isolation layer and the gate electrode. The third doping region(41) for the photodiode is formed in the second doping region between the isolation layer and the spacer. 본 발명은 시모스 이미지센서 및 그 제조방법에 관한 것으로, 특히, 트렌치 소자분리막을 이용하는 시모스 이미지센서에서 트렌치 소자분리막의 측벽 및 저변과 게이트 절연막의 하부에 이온주입영역을 형성하여 포토다이오드의 용량감소를 방지함과 동시에 트랜지스터의 특성을 향상시킨 발명이다. 이를 위한 본 발명은 제1도전형의 반도체 기판과 상기 기판의 일정영역에 형성된 트렌치 소자분리막; 상기 소자분리막의 측벽 및 저면에 형성된 제1도전형의 제1이온주입영역; 상기 기판 상에 형성된 게이트 절연막과 게이트 전극 및 상기 게이트 전극의 양 측벽에 구비된 스페이서; 상기 게이트 절연막의 하부의 상기 기판 내부에 형성된 제1도전형의 제2이온주입영역; 상기 소자분리막과 상기 게이트 전극 사이에 정렬되어 상기 기판내부에 형성된 제2도전형의 포토다이오드용 제3이온주입영역; 및 상기 소자분리막과 상기 스페이서 사이에 정렬되어 상기 제3이온주입영역과 기판 표면사이에 형성된 제1도전형의 포토다이오드용 제4이온주입영역을 포함하여 이루어진다.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20040058754A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20040058754A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20040058754A3</originalsourceid><addsrcrecordid>eNrjZDBx9vUPVsjMTUxPVShOzSvOL1JIzEtRyE0tychPUUgDctMSk4oykxNLMvPSFUoyUotS89N4GFjTEnOKU3mhNDeDsptriLOHbmpBfnxqcUFicmpeakm8d5CRgYGJgYGphbmpiaMxcaoAinktDg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CMOS image sensor and method for fabricating thereof</title><source>esp@cenet</source><creator>SA, SEUNG HUN</creator><creatorcontrib>SA, SEUNG HUN</creatorcontrib><description>PURPOSE: A CMOS image sensor and a method for manufacturing the same are provided to improve capacity of a photodiode and property of a transistor by forming a doping region at lower portions of a trench isolation layer and a gate insulating layer. CONSTITUTION: A trench isolation layer(35) is formed in a substrate(31). A spacer(39) is formed at both sidewalls of the gate electrode. The first doping region(34) is formed at the sidewall and bottom of the trench isolation layer, and at the lower of the gate insulating layer. The second doping region(38) for a photodiode is formed in the substrate between the isolation layer and the gate electrode. The third doping region(41) for the photodiode is formed in the second doping region between the isolation layer and the spacer. 본 발명은 시모스 이미지센서 및 그 제조방법에 관한 것으로, 특히, 트렌치 소자분리막을 이용하는 시모스 이미지센서에서 트렌치 소자분리막의 측벽 및 저변과 게이트 절연막의 하부에 이온주입영역을 형성하여 포토다이오드의 용량감소를 방지함과 동시에 트랜지스터의 특성을 향상시킨 발명이다. 이를 위한 본 발명은 제1도전형의 반도체 기판과 상기 기판의 일정영역에 형성된 트렌치 소자분리막; 상기 소자분리막의 측벽 및 저면에 형성된 제1도전형의 제1이온주입영역; 상기 기판 상에 형성된 게이트 절연막과 게이트 전극 및 상기 게이트 전극의 양 측벽에 구비된 스페이서; 상기 게이트 절연막의 하부의 상기 기판 내부에 형성된 제1도전형의 제2이온주입영역; 상기 소자분리막과 상기 게이트 전극 사이에 정렬되어 상기 기판내부에 형성된 제2도전형의 포토다이오드용 제3이온주입영역; 및 상기 소자분리막과 상기 스페이서 사이에 정렬되어 상기 제3이온주입영역과 기판 표면사이에 형성된 제1도전형의 포토다이오드용 제4이온주입영역을 포함하여 이루어진다.</description><edition>7</edition><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2004</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20040705&amp;DB=EPODOC&amp;CC=KR&amp;NR=20040058754A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20040705&amp;DB=EPODOC&amp;CC=KR&amp;NR=20040058754A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>SA, SEUNG HUN</creatorcontrib><title>CMOS image sensor and method for fabricating thereof</title><description>PURPOSE: A CMOS image sensor and a method for manufacturing the same are provided to improve capacity of a photodiode and property of a transistor by forming a doping region at lower portions of a trench isolation layer and a gate insulating layer. CONSTITUTION: A trench isolation layer(35) is formed in a substrate(31). A spacer(39) is formed at both sidewalls of the gate electrode. The first doping region(34) is formed at the sidewall and bottom of the trench isolation layer, and at the lower of the gate insulating layer. The second doping region(38) for a photodiode is formed in the substrate between the isolation layer and the gate electrode. The third doping region(41) for the photodiode is formed in the second doping region between the isolation layer and the spacer. 본 발명은 시모스 이미지센서 및 그 제조방법에 관한 것으로, 특히, 트렌치 소자분리막을 이용하는 시모스 이미지센서에서 트렌치 소자분리막의 측벽 및 저변과 게이트 절연막의 하부에 이온주입영역을 형성하여 포토다이오드의 용량감소를 방지함과 동시에 트랜지스터의 특성을 향상시킨 발명이다. 이를 위한 본 발명은 제1도전형의 반도체 기판과 상기 기판의 일정영역에 형성된 트렌치 소자분리막; 상기 소자분리막의 측벽 및 저면에 형성된 제1도전형의 제1이온주입영역; 상기 기판 상에 형성된 게이트 절연막과 게이트 전극 및 상기 게이트 전극의 양 측벽에 구비된 스페이서; 상기 게이트 절연막의 하부의 상기 기판 내부에 형성된 제1도전형의 제2이온주입영역; 상기 소자분리막과 상기 게이트 전극 사이에 정렬되어 상기 기판내부에 형성된 제2도전형의 포토다이오드용 제3이온주입영역; 및 상기 소자분리막과 상기 스페이서 사이에 정렬되어 상기 제3이온주입영역과 기판 표면사이에 형성된 제1도전형의 포토다이오드용 제4이온주입영역을 포함하여 이루어진다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2004</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDBx9vUPVsjMTUxPVShOzSvOL1JIzEtRyE0tychPUUgDctMSk4oykxNLMvPSFUoyUotS89N4GFjTEnOKU3mhNDeDsptriLOHbmpBfnxqcUFicmpeakm8d5CRgYGJgYGphbmpiaMxcaoAinktDg</recordid><startdate>20040705</startdate><enddate>20040705</enddate><creator>SA, SEUNG HUN</creator><scope>EVB</scope></search><sort><creationdate>20040705</creationdate><title>CMOS image sensor and method for fabricating thereof</title><author>SA, SEUNG HUN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20040058754A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2004</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>SA, SEUNG HUN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>SA, SEUNG HUN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CMOS image sensor and method for fabricating thereof</title><date>2004-07-05</date><risdate>2004</risdate><abstract>PURPOSE: A CMOS image sensor and a method for manufacturing the same are provided to improve capacity of a photodiode and property of a transistor by forming a doping region at lower portions of a trench isolation layer and a gate insulating layer. CONSTITUTION: A trench isolation layer(35) is formed in a substrate(31). A spacer(39) is formed at both sidewalls of the gate electrode. The first doping region(34) is formed at the sidewall and bottom of the trench isolation layer, and at the lower of the gate insulating layer. The second doping region(38) for a photodiode is formed in the substrate between the isolation layer and the gate electrode. The third doping region(41) for the photodiode is formed in the second doping region between the isolation layer and the spacer. 본 발명은 시모스 이미지센서 및 그 제조방법에 관한 것으로, 특히, 트렌치 소자분리막을 이용하는 시모스 이미지센서에서 트렌치 소자분리막의 측벽 및 저변과 게이트 절연막의 하부에 이온주입영역을 형성하여 포토다이오드의 용량감소를 방지함과 동시에 트랜지스터의 특성을 향상시킨 발명이다. 이를 위한 본 발명은 제1도전형의 반도체 기판과 상기 기판의 일정영역에 형성된 트렌치 소자분리막; 상기 소자분리막의 측벽 및 저면에 형성된 제1도전형의 제1이온주입영역; 상기 기판 상에 형성된 게이트 절연막과 게이트 전극 및 상기 게이트 전극의 양 측벽에 구비된 스페이서; 상기 게이트 절연막의 하부의 상기 기판 내부에 형성된 제1도전형의 제2이온주입영역; 상기 소자분리막과 상기 게이트 전극 사이에 정렬되어 상기 기판내부에 형성된 제2도전형의 포토다이오드용 제3이온주입영역; 및 상기 소자분리막과 상기 스페이서 사이에 정렬되어 상기 제3이온주입영역과 기판 표면사이에 형성된 제1도전형의 포토다이오드용 제4이온주입영역을 포함하여 이루어진다.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20040058754A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title CMOS image sensor and method for fabricating thereof
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-03T22%3A39%3A17IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=SA,%20SEUNG%20HUN&rft.date=2004-07-05&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20040058754A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true