Apparatus and method for generating clock signal in optical recording system

PURPOSE: An apparatus for generating clock signals in an optical recording system, and a method therefor are provided to simply realize routing pass without a limitation on a range of dynamic frequency while minimizing the influence of jitter, thereby reducing a burden in hardware. CONSTITUTION: A P...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: CHO, GYEONG SEON
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PURPOSE: An apparatus for generating clock signals in an optical recording system, and a method therefor are provided to simply realize routing pass without a limitation on a range of dynamic frequency while minimizing the influence of jitter, thereby reducing a burden in hardware. CONSTITUTION: A PLL(Phase Locked Loop) part(100) inputs a reference signal for generating a comparison signal locked in the reference signal, and generates n oscillating signals having a predetermined phase difference between two adjacent signals. A DLL(Delay Locked Loop) part(200) selects two adjacent signals from the n oscillating signals in response to a selection signal, and executes phase interpolation between the selected two oscillating signals in response to a current control signal for outputting the phase-interpolated signals as clock signals. 광 기록 시스템에서 클럭신호 발생장치 및 그 방법이 개시된다. 본 발명에 따른 클럭신호 발생장치는 기준신호를 입력하여, 기준신호에 록킹되는 비교신호를 생성하고, 비교신호를 기준으로 인접한 두 신호간에 소정의 위상차를 갖는 n개의 발진신호를 생성하여 출력하는 PLL부 및 PLL부에서 출력되는 n개의 발진신호들 중, 선택신호에 응답하여 위상이 근접한 두 개의 발진신호를 선택하고, 전류제어신호에 응답하여 선택된 두 발진신호간의 위상보간을 수행하여 위상 보간된 신호를 클럭신호로서 출력하는 DLL부를 포함하는 것을 특징으로 하며, 지터의 영향을 최소화하면서도 동작주파수 범위의 제한을 받지 않고, 라우팅 패스를 간단히 할 수 있어 하드웨어적 부담을 줄일 수 있다.