INTERNAL SUPPLY VOLTAGE GENERATING CIRCUIT AND METHOD OF GENERATING INTERNAL SUPPLY VOLTAGE

PURPOSE: To provide an inside power supply voltage generating circuit having the reduced circuit scale, and the reduced fluctuation of a load, and generating plural internal power supply voltages whose precision is high. CONSTITUTION: A level trimming circuit 7 allows a differential amplifier 11 to...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: KOBAYASHI ISAMU
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PURPOSE: To provide an inside power supply voltage generating circuit having the reduced circuit scale, and the reduced fluctuation of a load, and generating plural internal power supply voltages whose precision is high. CONSTITUTION: A level trimming circuit 7 allows a differential amplifier 11 to input a feedback voltage Vf1 adjusted by a trimming circuit 13 and a first reference voltage Vflat1. Then, the level trimming circuit 7 generates a second reference voltage Vflat 2 adjusted to a prescribed potential by the differential amplifier 11 with the feedback voltage Vf1. The second reference voltage Vflat 2 outputted from the level trimming circuit 7 adjusted by the feedback voltage Vf1 is outputted through a phase compensating circuit 14 to a reference voltage generating circuit 8. The reference voltage generating circuit 8 generates first- third final inside reference voltages Vflat3a-Vflat3c corresponding to each step- down regulator by dividing the second reference voltage Vflat2. 본 발명의 목적은 회로 규모를 작게 할 수 있고 또한 부하의 변동을 작게 할 수 있어 정밀도가 높은 복수의 내부 전원 전압을 생성할 수 있는 내부 전원 전압 생성 회로를 제공하는 것이다. 레벨 트리밍 회로(7)는 트리밍 회로(13)에서 조정되는 피드 백 전압(Vf1)과 제1 기준 전압(Vflat1)을 차동 증폭기(11)에 입력시킨다. 그리고, 레벨 트리밍 회로(7)는 그 차동 증폭기(11)에서 그 피드 백 전압(Vf1)에 의해 소정의 전위에서 조정되는 제2 기준 전압(Vflat2)을 생성한다. 피드 백 전압(Vf1)에 의해 조절된 레벨 트리밍 회로(7)로부터 출력되는 제2 기준 전압(Vflat2)을 위상 보상 회로(14)를 통해 기준 전압 생성 회로(8)에 출력한다. 기준 전압 생성 회로(8)는 각 강압 조절기에 대응하는 제1 최종 내부 기준 전압 내지 제3 최종 내부 기준 전압(Vflat3a∼Vflat3c)을, 제2 기준 전압(Vflat2)을 분압하여 생성한다.