Voltage regulator with capacitive feedforward ripple cancellation circuit
The present technology relates to a voltage regulator including a capacitive feed-forward ripple cancellation circuit. The voltage regulator of the present technology includes: a pass unit configured to transfer, in response to a control signal, an input voltage provided from an input terminal to an...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The present technology relates to a voltage regulator including a capacitive feed-forward ripple cancellation circuit. The voltage regulator of the present technology includes: a pass unit configured to transfer, in response to a control signal, an input voltage provided from an input terminal to an output voltage of an output terminal; an error amplification unit configured to output a comparison signal based on a magnitude comparison result between the output voltage and a reference voltage; and the capacitive feed-forward ripple cancellation unit configured to remove a ripple included in the input voltage using the reference voltage and the comparison signal in order to generate the control signal. According to the present technology, it is possible to provide a circuit capable of removing power supply noise while consuming a low quiescent current through a capacitive feed-forward ripple cancellation technique.
본 기술은 용량성 피드포워드 리플 제거 회로를 포함하는 전압 레귤레이터에 관한 것이다. 본 기술의 전압 레귤레이터는 제어 신호에 따라, 입력단으로부터 제공되는 입력 전압을 출력단의 출력 전압으로 전달하는 패스 유닛; 상기 출력 전압과 기준 전압의 크기 비교 결과에 기초하여 비교 신호를 출력하는 에러 증폭 유닛; 및 상기 제어 신호를 생성하기 위하여 상기 기준 전압 및 상기 비교 신호를 이용하여 상기 입력 전압에 포함되는 리플을 제거하는 피드포워드 리플 제거 유닛;을 포함한다. 본 기술은 용량성 피드포워드 리플 제거 기법으로 낮은 대기전류를 소모하면서 전원전압 노이즈를 제거할 수 있는 회로를 제공할 수 있다. |
---|