CMOS A Fractal Ring-Oscillator Using a Frequency-Shift Keying Modulation Technique
Disclosed is a CMOS fractal oscillator. According to the present invention, the CMOS fractal oscillator includes: a multiplexer receiving a first frequency signal, a second frequency signal, and a selection input signal; and an oscillator receiving a signal output from the multiplexer as an input si...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Disclosed is a CMOS fractal oscillator. According to the present invention, the CMOS fractal oscillator includes: a multiplexer receiving a first frequency signal, a second frequency signal, and a selection input signal; and an oscillator receiving a signal output from the multiplexer as an input signal. The first frequency signal passes through one inverter before being inputted in the multiplexer, and the second frequency signal passes through three inverters connected in a row before being inputted in the multiplexer. The multiplexer can be logically expressed as three NAND gates and one inverter gate. The oscillator has three nodes constituting a cell to have a fractal structure. One or more inverters are arranged between the nodes. A phase difference in each node of one cell is 1/3 and can be set in order for an output signal of the oscillator to be generated. The purpose of the present invention is to design a stable CMOS fractal oscillator.
CMOS 프랙탈(fractal) 오실레이터가 개시된다. 본 발명에 따른 CMOS 프랙탈 오실레이터는, 제1 주파수 신호, 제2 주파수 신호 및 선택입력 신호를 입력받는 다중화기; 및 상기 다중화기에서 출력된 신호를 입력 신호로 받는 오실레이터를 포함하고, 상기 제1 주파수 신호는 상기 다중화기에 입력되기 전에 1개의 인버터를 통과하며, 상기 제2 주파수 신호는 상기 다중화기에 입력되기 전에 직렬로 연결된 3개의 인버터들을 통과하며, 상기 다중화기는 논리적으로 3개의 NAND 게이트 및 1개의 인버터 게이트로 표현이 가능하고, 상기 오실레이터는, 프랙탈 구조를 가지기 위해서 3 개의 노드가 하나의 셀을 구성하고, 각 노드 사이에는 하나 이상의 인버터가 배치되고, 하나의 셀의 각 노드에서의 위상 차이는 ⅓π이며, 상기 오실레이터의 출력 신호를 발생하도록 설정될 수 있다. |
---|