METHOD OF CONNECTING TO INTEGRATED CIRCUITRY
본 발명은 집적 회로에 접속하기 위한 방법 및 구조를 제공한다. 접속 셀(a connectibity cell)은 집적 회로내에 형성된 다수의 단자들(multiple terminals)을 포함한다. 또한, 접속 셀은 적어도 하나의 단자에 접속된 적어도 하나의 금속층을 포함한다. 제1영역(a first area)은 접속 셀을 포함하는 실질적으로 최소의 영역이다. 제2영역(a second area)은 집적 회로의 다수의 부분들 각각의 적어도 일부를 포함하는 실질적으로 최소의 영역이다. 부분들은 제각기의 단자에 접속 가능하며 단자에 대해서...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 본 발명은 집적 회로에 접속하기 위한 방법 및 구조를 제공한다. 접속 셀(a connectibity cell)은 집적 회로내에 형성된 다수의 단자들(multiple terminals)을 포함한다. 또한, 접속 셀은 적어도 하나의 단자에 접속된 적어도 하나의 금속층을 포함한다. 제1영역(a first area)은 접속 셀을 포함하는 실질적으로 최소의 영역이다. 제2영역(a second area)은 집적 회로의 다수의 부분들 각각의 적어도 일부를 포함하는 실질적으로 최소의 영역이다. 부분들은 제각기의 단자에 접속 가능하며 단자에 대해서는 배치 융통성을 갖는다. 이러한 부분들의 배치 융통성은 제1영역내의 제2영역의 배치 융통성과 실질적으로 동일하다.
A method and structure are provided for connecting to integrated circuitry. A connectivity cell includes multiple terminals formed within the integrated circuitry. The connectivity cell further includes at least one metal layer connected to at least one of the terminals. A first area is a substantially minimal area including the connectivity cell. A second area is a substantially minimal area including at least a part of each of multiple portions of the integrated circuitry. The portions are connectable to respective ones of the terminals while having a placement flexibility relative to the terminals. This placement flexibility of the portions is substantially equal to a placement flexibility of the second area within the first area. |
---|