METHOD FOR MANUFACTURING A CAPACITOR OF SEMICONDUCTOR DEVICE
본 발명은 반도체 소자의 캐패시터 제조방법에 관한 것으로, 주문형 집적회로(ASIC : Application Specific IC) 공정에서 저전압화 특성을 갖는 캐패시터 제조방법을 제공하기 위한 것이다. 이를 위한 본 발명의 반도체 소자의 캐패시터 제조방법은 절연기판상에 다결정 실리콘과 고융점 금속을 차례로 증착하여 폴리 사이드층을 형성하고 이를 패터닝 하여 제1전극을 형성하는 단계, 제1전극을 포함한 전면에 보호막을 증착한 후 상기 제1전극의 표면이 노출되도록 보호막을 선택적으로 제거하는 단계, 상기 노출된 제1전극의 표면을 포...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | LEE, KANG-YUL |
description | 본 발명은 반도체 소자의 캐패시터 제조방법에 관한 것으로, 주문형 집적회로(ASIC : Application Specific IC) 공정에서 저전압화 특성을 갖는 캐패시터 제조방법을 제공하기 위한 것이다. 이를 위한 본 발명의 반도체 소자의 캐패시터 제조방법은 절연기판상에 다결정 실리콘과 고융점 금속을 차례로 증착하여 폴리 사이드층을 형성하고 이를 패터닝 하여 제1전극을 형성하는 단계, 제1전극을 포함한 전면에 보호막을 증착한 후 상기 제1전극의 표면이 노출되도록 보호막을 선택적으로 제거하는 단계, 상기 노출된 제1전극의 표면을 포함한 전면에 유전체막을 형성하는 단계, 상기 유전체막상에 금속을 증착하고 패터닝 하여 제2전극을 형성하는 단계를 포함하여 이루어짐을 특징으로 한다. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR0166778BB1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR0166778BB1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR0166778BB13</originalsourceid><addsrcrecordid>eNrjZLDxdQ3x8HdRcPMPUvB19At1c3QOCQ3y9HNXcFRwdgxwdPYMAcr4uykEu_p6Ovv7uYQ6gwRcXMM8nV15GFjTEnOKU3mhNDeDoptriLOHbmpBfnxqcUFicmpeakm8d5CBoZmZubmFk5OhMTFqAAIuKcA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>METHOD FOR MANUFACTURING A CAPACITOR OF SEMICONDUCTOR DEVICE</title><source>esp@cenet</source><creator>LEE, KANG-YUL</creator><creatorcontrib>LEE, KANG-YUL</creatorcontrib><description>본 발명은 반도체 소자의 캐패시터 제조방법에 관한 것으로, 주문형 집적회로(ASIC : Application Specific IC) 공정에서 저전압화 특성을 갖는 캐패시터 제조방법을 제공하기 위한 것이다. 이를 위한 본 발명의 반도체 소자의 캐패시터 제조방법은 절연기판상에 다결정 실리콘과 고융점 금속을 차례로 증착하여 폴리 사이드층을 형성하고 이를 패터닝 하여 제1전극을 형성하는 단계, 제1전극을 포함한 전면에 보호막을 증착한 후 상기 제1전극의 표면이 노출되도록 보호막을 선택적으로 제거하는 단계, 상기 노출된 제1전극의 표면을 포함한 전면에 유전체막을 형성하는 단계, 상기 유전체막상에 금속을 증착하고 패터닝 하여 제2전극을 형성하는 단계를 포함하여 이루어짐을 특징으로 한다.</description><edition>6</edition><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>1999</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19990115&DB=EPODOC&CC=KR&NR=0166778B1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19990115&DB=EPODOC&CC=KR&NR=0166778B1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LEE, KANG-YUL</creatorcontrib><title>METHOD FOR MANUFACTURING A CAPACITOR OF SEMICONDUCTOR DEVICE</title><description>본 발명은 반도체 소자의 캐패시터 제조방법에 관한 것으로, 주문형 집적회로(ASIC : Application Specific IC) 공정에서 저전압화 특성을 갖는 캐패시터 제조방법을 제공하기 위한 것이다. 이를 위한 본 발명의 반도체 소자의 캐패시터 제조방법은 절연기판상에 다결정 실리콘과 고융점 금속을 차례로 증착하여 폴리 사이드층을 형성하고 이를 패터닝 하여 제1전극을 형성하는 단계, 제1전극을 포함한 전면에 보호막을 증착한 후 상기 제1전극의 표면이 노출되도록 보호막을 선택적으로 제거하는 단계, 상기 노출된 제1전극의 표면을 포함한 전면에 유전체막을 형성하는 단계, 상기 유전체막상에 금속을 증착하고 패터닝 하여 제2전극을 형성하는 단계를 포함하여 이루어짐을 특징으로 한다.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1999</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLDxdQ3x8HdRcPMPUvB19At1c3QOCQ3y9HNXcFRwdgxwdPYMAcr4uykEu_p6Ovv7uYQ6gwRcXMM8nV15GFjTEnOKU3mhNDeDoptriLOHbmpBfnxqcUFicmpeakm8d5CBoZmZubmFk5OhMTFqAAIuKcA</recordid><startdate>19990115</startdate><enddate>19990115</enddate><creator>LEE, KANG-YUL</creator><scope>EVB</scope></search><sort><creationdate>19990115</creationdate><title>METHOD FOR MANUFACTURING A CAPACITOR OF SEMICONDUCTOR DEVICE</title><author>LEE, KANG-YUL</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR0166778BB13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>1999</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>LEE, KANG-YUL</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LEE, KANG-YUL</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>METHOD FOR MANUFACTURING A CAPACITOR OF SEMICONDUCTOR DEVICE</title><date>1999-01-15</date><risdate>1999</risdate><abstract>본 발명은 반도체 소자의 캐패시터 제조방법에 관한 것으로, 주문형 집적회로(ASIC : Application Specific IC) 공정에서 저전압화 특성을 갖는 캐패시터 제조방법을 제공하기 위한 것이다. 이를 위한 본 발명의 반도체 소자의 캐패시터 제조방법은 절연기판상에 다결정 실리콘과 고융점 금속을 차례로 증착하여 폴리 사이드층을 형성하고 이를 패터닝 하여 제1전극을 형성하는 단계, 제1전극을 포함한 전면에 보호막을 증착한 후 상기 제1전극의 표면이 노출되도록 보호막을 선택적으로 제거하는 단계, 상기 노출된 제1전극의 표면을 포함한 전면에 유전체막을 형성하는 단계, 상기 유전체막상에 금속을 증착하고 패터닝 하여 제2전극을 형성하는 단계를 포함하여 이루어짐을 특징으로 한다.</abstract><edition>6</edition><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; kor |
recordid | cdi_epo_espacenet_KR0166778BB1 |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | METHOD FOR MANUFACTURING A CAPACITOR OF SEMICONDUCTOR DEVICE |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-30T22%3A27%3A26IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LEE,%20KANG-YUL&rft.date=1999-01-15&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR0166778BB1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |