CURRENT/VOLTAGE DATA INPUT CIRCUIT
본 고안의 전류/전압 데이터 입력회로는 다수의 전류 및 전압의 아날로그 신호를 디지탈 신호로 변환하여 입력하는 것으로서 종래에는 제어부의 메모리를 사용하였으므로 메모리 맵을 구성하는 데 많은 어려움을 주었고, 메모리가 가상 메모리로서 메모리끼리 소정의 데이터를 주고 받을 경우에 세그먼트의 값이 가변되어 제어부가 전류 및 전압 데이터를 정확히 인출하지 못하는 경우가 많았다. 본 고안은 멀티플렉서(40)에서 순차적으로 출력되는 아날로그 전류 및 전압 데이터를 디지탈 신호로 변환하는 아날로그/디지탈 변환부(50)와, 상기 아날로그/디지탈...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | LIM, JOON-SUK KIM, SANGOL PARK, CHOONG-HEE |
description | 본 고안의 전류/전압 데이터 입력회로는 다수의 전류 및 전압의 아날로그 신호를 디지탈 신호로 변환하여 입력하는 것으로서 종래에는 제어부의 메모리를 사용하였으므로 메모리 맵을 구성하는 데 많은 어려움을 주었고, 메모리가 가상 메모리로서 메모리끼리 소정의 데이터를 주고 받을 경우에 세그먼트의 값이 가변되어 제어부가 전류 및 전압 데이터를 정확히 인출하지 못하는 경우가 많았다. 본 고안은 멀티플렉서(40)에서 순차적으로 출력되는 아날로그 전류 및 전압 데이터를 디지탈 신호로 변환하는 아날로그/디지탈 변환부(50)와, 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장 및 출력하는 데이터 저장/출력부(60)와, 카드 어드레스 신호(CA~CA)를 디코딩하는 어드레스 디코더(70)와, 상기 어드레스 디코더(70)의 출력신호에 따라 상기 멀티플렉서(50)로 어드레스 신호를 출력하여 동작을 제어함과 아울러 어드레스 신호의 출력과 동기로 클럭신호(CLK)를 출력하고 칩 선택신호(CS)를 출력하는 어드레스 발생부(80)와, 상기 클럭신호(CLK)에 따라 래치 인에이블신호를 발생하여 상기 데이터 저장/출력부(60)가 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장하게 하는 인에이블신호 발생부(90)와, 제어부로부터 입력되는 어드레스 신호(ADDR)에 따라 게이팅 신호를 발생하여 상기 데이터 저장/출력부(60)가 저장된 데이터를 출력하게 하는 게이팅 신호 발생부(100)를 구비하여 제어부의 메모리를 사용하지 않고, 버퍼를 사용하여 전류 및 전압 데이터를 저장하고, 제어부가 인출하게 함으로써 제어부의 메모리 맵을 구성하기가 매우 간편하고, 전류 및 전압 데이터가 다른 데어터와 충돌되지 않아 제어부가 전류 및 전압 데이터를 정확하게 인출할 수 있다. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR0112813YY1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR0112813YY1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR0112813YY13</originalsourceid><addsrcrecordid>eNrjZFByDg0KcvUL0Q_z9wlxdHdVcHEMcVTw9AsIDVFw9gxyDvUM4WFgTUvMKU7lhdLcDIpuriHOHrqpBfnxqcUFicmpeakl8d5BBoaGRhaGxpGRhsbEqAEAT3sjBg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CURRENT/VOLTAGE DATA INPUT CIRCUIT</title><source>esp@cenet</source><creator>LIM, JOON-SUK ; KIM, SANGOL ; PARK, CHOONG-HEE</creator><creatorcontrib>LIM, JOON-SUK ; KIM, SANGOL ; PARK, CHOONG-HEE</creatorcontrib><description>본 고안의 전류/전압 데이터 입력회로는 다수의 전류 및 전압의 아날로그 신호를 디지탈 신호로 변환하여 입력하는 것으로서 종래에는 제어부의 메모리를 사용하였으므로 메모리 맵을 구성하는 데 많은 어려움을 주었고, 메모리가 가상 메모리로서 메모리끼리 소정의 데이터를 주고 받을 경우에 세그먼트의 값이 가변되어 제어부가 전류 및 전압 데이터를 정확히 인출하지 못하는 경우가 많았다. 본 고안은 멀티플렉서(40)에서 순차적으로 출력되는 아날로그 전류 및 전압 데이터를 디지탈 신호로 변환하는 아날로그/디지탈 변환부(50)와, 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장 및 출력하는 데이터 저장/출력부(60)와, 카드 어드레스 신호(CA~CA)를 디코딩하는 어드레스 디코더(70)와, 상기 어드레스 디코더(70)의 출력신호에 따라 상기 멀티플렉서(50)로 어드레스 신호를 출력하여 동작을 제어함과 아울러 어드레스 신호의 출력과 동기로 클럭신호(CLK)를 출력하고 칩 선택신호(CS)를 출력하는 어드레스 발생부(80)와, 상기 클럭신호(CLK)에 따라 래치 인에이블신호를 발생하여 상기 데이터 저장/출력부(60)가 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장하게 하는 인에이블신호 발생부(90)와, 제어부로부터 입력되는 어드레스 신호(ADDR)에 따라 게이팅 신호를 발생하여 상기 데이터 저장/출력부(60)가 저장된 데이터를 출력하게 하는 게이팅 신호 발생부(100)를 구비하여 제어부의 메모리를 사용하지 않고, 버퍼를 사용하여 전류 및 전압 데이터를 저장하고, 제어부가 인출하게 함으로써 제어부의 메모리 맵을 구성하기가 매우 간편하고, 전류 및 전압 데이터가 다른 데어터와 충돌되지 않아 제어부가 전류 및 전압 데이터를 정확하게 인출할 수 있다.</description><edition>6</edition><language>eng ; kor</language><subject>CONVERSION OR DISTRIBUTION OF ELECTRIC POWER ; ELECTRICITY ; EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS ; GENERATION</subject><creationdate>1998</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19980414&DB=EPODOC&CC=KR&NR=0112813Y1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19980414&DB=EPODOC&CC=KR&NR=0112813Y1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LIM, JOON-SUK</creatorcontrib><creatorcontrib>KIM, SANGOL</creatorcontrib><creatorcontrib>PARK, CHOONG-HEE</creatorcontrib><title>CURRENT/VOLTAGE DATA INPUT CIRCUIT</title><description>본 고안의 전류/전압 데이터 입력회로는 다수의 전류 및 전압의 아날로그 신호를 디지탈 신호로 변환하여 입력하는 것으로서 종래에는 제어부의 메모리를 사용하였으므로 메모리 맵을 구성하는 데 많은 어려움을 주었고, 메모리가 가상 메모리로서 메모리끼리 소정의 데이터를 주고 받을 경우에 세그먼트의 값이 가변되어 제어부가 전류 및 전압 데이터를 정확히 인출하지 못하는 경우가 많았다. 본 고안은 멀티플렉서(40)에서 순차적으로 출력되는 아날로그 전류 및 전압 데이터를 디지탈 신호로 변환하는 아날로그/디지탈 변환부(50)와, 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장 및 출력하는 데이터 저장/출력부(60)와, 카드 어드레스 신호(CA~CA)를 디코딩하는 어드레스 디코더(70)와, 상기 어드레스 디코더(70)의 출력신호에 따라 상기 멀티플렉서(50)로 어드레스 신호를 출력하여 동작을 제어함과 아울러 어드레스 신호의 출력과 동기로 클럭신호(CLK)를 출력하고 칩 선택신호(CS)를 출력하는 어드레스 발생부(80)와, 상기 클럭신호(CLK)에 따라 래치 인에이블신호를 발생하여 상기 데이터 저장/출력부(60)가 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장하게 하는 인에이블신호 발생부(90)와, 제어부로부터 입력되는 어드레스 신호(ADDR)에 따라 게이팅 신호를 발생하여 상기 데이터 저장/출력부(60)가 저장된 데이터를 출력하게 하는 게이팅 신호 발생부(100)를 구비하여 제어부의 메모리를 사용하지 않고, 버퍼를 사용하여 전류 및 전압 데이터를 저장하고, 제어부가 인출하게 함으로써 제어부의 메모리 맵을 구성하기가 매우 간편하고, 전류 및 전압 데이터가 다른 데어터와 충돌되지 않아 제어부가 전류 및 전압 데이터를 정확하게 인출할 수 있다.</description><subject>CONVERSION OR DISTRIBUTION OF ELECTRIC POWER</subject><subject>ELECTRICITY</subject><subject>EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS</subject><subject>GENERATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1998</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFByDg0KcvUL0Q_z9wlxdHdVcHEMcVTw9AsIDVFw9gxyDvUM4WFgTUvMKU7lhdLcDIpuriHOHrqpBfnxqcUFicmpeakl8d5BBoaGRhaGxpGRhsbEqAEAT3sjBg</recordid><startdate>19980414</startdate><enddate>19980414</enddate><creator>LIM, JOON-SUK</creator><creator>KIM, SANGOL</creator><creator>PARK, CHOONG-HEE</creator><scope>EVB</scope></search><sort><creationdate>19980414</creationdate><title>CURRENT/VOLTAGE DATA INPUT CIRCUIT</title><author>LIM, JOON-SUK ; KIM, SANGOL ; PARK, CHOONG-HEE</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR0112813YY13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>1998</creationdate><topic>CONVERSION OR DISTRIBUTION OF ELECTRIC POWER</topic><topic>ELECTRICITY</topic><topic>EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS</topic><topic>GENERATION</topic><toplevel>online_resources</toplevel><creatorcontrib>LIM, JOON-SUK</creatorcontrib><creatorcontrib>KIM, SANGOL</creatorcontrib><creatorcontrib>PARK, CHOONG-HEE</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LIM, JOON-SUK</au><au>KIM, SANGOL</au><au>PARK, CHOONG-HEE</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CURRENT/VOLTAGE DATA INPUT CIRCUIT</title><date>1998-04-14</date><risdate>1998</risdate><abstract>본 고안의 전류/전압 데이터 입력회로는 다수의 전류 및 전압의 아날로그 신호를 디지탈 신호로 변환하여 입력하는 것으로서 종래에는 제어부의 메모리를 사용하였으므로 메모리 맵을 구성하는 데 많은 어려움을 주었고, 메모리가 가상 메모리로서 메모리끼리 소정의 데이터를 주고 받을 경우에 세그먼트의 값이 가변되어 제어부가 전류 및 전압 데이터를 정확히 인출하지 못하는 경우가 많았다. 본 고안은 멀티플렉서(40)에서 순차적으로 출력되는 아날로그 전류 및 전압 데이터를 디지탈 신호로 변환하는 아날로그/디지탈 변환부(50)와, 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장 및 출력하는 데이터 저장/출력부(60)와, 카드 어드레스 신호(CA~CA)를 디코딩하는 어드레스 디코더(70)와, 상기 어드레스 디코더(70)의 출력신호에 따라 상기 멀티플렉서(50)로 어드레스 신호를 출력하여 동작을 제어함과 아울러 어드레스 신호의 출력과 동기로 클럭신호(CLK)를 출력하고 칩 선택신호(CS)를 출력하는 어드레스 발생부(80)와, 상기 클럭신호(CLK)에 따라 래치 인에이블신호를 발생하여 상기 데이터 저장/출력부(60)가 상기 아날로그/디지탈 변환부(50)의 출력신호를 저장하게 하는 인에이블신호 발생부(90)와, 제어부로부터 입력되는 어드레스 신호(ADDR)에 따라 게이팅 신호를 발생하여 상기 데이터 저장/출력부(60)가 저장된 데이터를 출력하게 하는 게이팅 신호 발생부(100)를 구비하여 제어부의 메모리를 사용하지 않고, 버퍼를 사용하여 전류 및 전압 데이터를 저장하고, 제어부가 인출하게 함으로써 제어부의 메모리 맵을 구성하기가 매우 간편하고, 전류 및 전압 데이터가 다른 데어터와 충돌되지 않아 제어부가 전류 및 전압 데이터를 정확하게 인출할 수 있다.</abstract><edition>6</edition><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; kor |
recordid | cdi_epo_espacenet_KR0112813YY1 |
source | esp@cenet |
subjects | CONVERSION OR DISTRIBUTION OF ELECTRIC POWER ELECTRICITY EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS GENERATION |
title | CURRENT/VOLTAGE DATA INPUT CIRCUIT |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-21T00%3A15%3A14IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LIM,%20JOON-SUK&rft.date=1998-04-14&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR0112813YY1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |