SEQUENTIAL COMPARISON-TYPE A/D CONVERTER AND SEMICONDUCTOR INTEGRATED CIRCUIT

To provide a semiconductor integrated circuit which reduces conversion errors of an SARADC.SOLUTION: A semiconductor integrated circuit 200 has a switch circuit 210 and a sequential comparison-type A/D converter (SARADC) 100. The SARADC 100 sequentially performs sample holding processing of drawing...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: INADA HIROFUMI
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:To provide a semiconductor integrated circuit which reduces conversion errors of an SARADC.SOLUTION: A semiconductor integrated circuit 200 has a switch circuit 210 and a sequential comparison-type A/D converter (SARADC) 100. The SARADC 100 sequentially performs sample holding processing of drawing an analog voltage VIN and sequential comparison processing of converting the analog voltage drawn in the sample holding processing to a digital signal. The SARADC 100 resumes the sampling holding processing if a switching of the switching circuit 210 is generated when the SARADC 100 is in a predetermined state.SELECTED DRAWING: Figure 1 【課題】SARADCの変換誤差を低減した半導体集積回路を提供する。【解決手段】半導体集積回路200は、スイッチング回路210および逐次比較型A/Dコンバータ(SARADC)100を備える。SARADC100は、アナログ電圧VINを取り込むサンプルホールド処理と、サンプルホールド処理において取り込んだアナログ電圧をデジタル信号に変換する逐次比較処理と、を順に実行する。SARADC100は、SARADC100が所定の状態であるときにスイッチング回路210のスイッチングが発生すると、サンプルホールド処理を再実行する。【選択図】図1