SEMICONDUCTOR MEMORY DEVICE
To provide a semiconductor memory device that operates suitably.SOLUTION: A semiconductor memory device includes: a substrate; a first sub-memory block and a second sub-memory block aligned in a first direction intersecting a surface of the substrates; and a control circuit that controls the first s...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | KIKUCHI KENRO SHIINO YASUHIRO |
description | To provide a semiconductor memory device that operates suitably.SOLUTION: A semiconductor memory device includes: a substrate; a first sub-memory block and a second sub-memory block aligned in a first direction intersecting a surface of the substrates; and a control circuit that controls the first sub-memory block and the second sub-memory block. The first sub-memory block includes a first memory cell and a first word line connected to the first memory cell. The second sub-memory block includes a second memory cell and a second word line connected to the second memory cell. The control circuit is configured to be able to execute a first writing operation and a second writing operation for the first memory; applies a program voltage to the first word line; applies a first non-selected write voltage lower than the program voltage in the first write operation, to the second word line; applies a program voltage to the first word line; and applies a second non-selected write voltage lower than the first non-selected writing voltage to the second word line in the second writing operation.SELECTED DRAWING: Figure 31
【課題】好適に動作する半導体記憶装置を提供する。【解決手段】半導体記憶装置は、基板と、基板の表面と交差する第1方向に並ぶ、第1サブメモリブロック及び第2サブメモリブロックと、第1サブメモリブロック及び第2サブメモリブロックを制御する制御回路とを備える。第1サブメモリブロックは、第1メモリセルと、第1メモリセルに接続された第1ワード線とを備える。第2サブメモリブロックは、第2メモリセルと、第2メモリセルに接続された第2ワード線とを備える。制御回路は、第1メモリセルに対する第1書込動作と第2書込動作とを実行可能に構成され、第1書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線にプログラム電圧よりも低い第1非選択書込電圧を印加し、第2書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線に第1非選択書込電圧よりも低い第2非選択書込電圧を印加する。【選択図】図31 |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_JP2024037461A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>JP2024037461A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_JP2024037461A3</originalsourceid><addsrcrecordid>eNrjZJAOdvX1dPb3cwl1DvEPUvB19fUPilRwcQ3zdHblYWBNS8wpTuWF0twMSm6uIc4euqkF-fGpxQWJyal5qSXxXgFGBkYmBsbmJmaGjsZEKQIAop0hGA</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR MEMORY DEVICE</title><source>esp@cenet</source><creator>KIKUCHI KENRO ; SHIINO YASUHIRO</creator><creatorcontrib>KIKUCHI KENRO ; SHIINO YASUHIRO</creatorcontrib><description>To provide a semiconductor memory device that operates suitably.SOLUTION: A semiconductor memory device includes: a substrate; a first sub-memory block and a second sub-memory block aligned in a first direction intersecting a surface of the substrates; and a control circuit that controls the first sub-memory block and the second sub-memory block. The first sub-memory block includes a first memory cell and a first word line connected to the first memory cell. The second sub-memory block includes a second memory cell and a second word line connected to the second memory cell. The control circuit is configured to be able to execute a first writing operation and a second writing operation for the first memory; applies a program voltage to the first word line; applies a first non-selected write voltage lower than the program voltage in the first write operation, to the second word line; applies a program voltage to the first word line; and applies a second non-selected write voltage lower than the first non-selected writing voltage to the second word line in the second writing operation.SELECTED DRAWING: Figure 31
【課題】好適に動作する半導体記憶装置を提供する。【解決手段】半導体記憶装置は、基板と、基板の表面と交差する第1方向に並ぶ、第1サブメモリブロック及び第2サブメモリブロックと、第1サブメモリブロック及び第2サブメモリブロックを制御する制御回路とを備える。第1サブメモリブロックは、第1メモリセルと、第1メモリセルに接続された第1ワード線とを備える。第2サブメモリブロックは、第2メモリセルと、第2メモリセルに接続された第2ワード線とを備える。制御回路は、第1メモリセルに対する第1書込動作と第2書込動作とを実行可能に構成され、第1書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線にプログラム電圧よりも低い第1非選択書込電圧を印加し、第2書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線に第1非選択書込電圧よりも低い第2非選択書込電圧を印加する。【選択図】図31</description><language>eng ; jpn</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; INFORMATION STORAGE ; PHYSICS ; SEMICONDUCTOR DEVICES ; STATIC STORES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240319&DB=EPODOC&CC=JP&NR=2024037461A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,309,781,886,25569,76552</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240319&DB=EPODOC&CC=JP&NR=2024037461A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KIKUCHI KENRO</creatorcontrib><creatorcontrib>SHIINO YASUHIRO</creatorcontrib><title>SEMICONDUCTOR MEMORY DEVICE</title><description>To provide a semiconductor memory device that operates suitably.SOLUTION: A semiconductor memory device includes: a substrate; a first sub-memory block and a second sub-memory block aligned in a first direction intersecting a surface of the substrates; and a control circuit that controls the first sub-memory block and the second sub-memory block. The first sub-memory block includes a first memory cell and a first word line connected to the first memory cell. The second sub-memory block includes a second memory cell and a second word line connected to the second memory cell. The control circuit is configured to be able to execute a first writing operation and a second writing operation for the first memory; applies a program voltage to the first word line; applies a first non-selected write voltage lower than the program voltage in the first write operation, to the second word line; applies a program voltage to the first word line; and applies a second non-selected write voltage lower than the first non-selected writing voltage to the second word line in the second writing operation.SELECTED DRAWING: Figure 31
【課題】好適に動作する半導体記憶装置を提供する。【解決手段】半導体記憶装置は、基板と、基板の表面と交差する第1方向に並ぶ、第1サブメモリブロック及び第2サブメモリブロックと、第1サブメモリブロック及び第2サブメモリブロックを制御する制御回路とを備える。第1サブメモリブロックは、第1メモリセルと、第1メモリセルに接続された第1ワード線とを備える。第2サブメモリブロックは、第2メモリセルと、第2メモリセルに接続された第2ワード線とを備える。制御回路は、第1メモリセルに対する第1書込動作と第2書込動作とを実行可能に構成され、第1書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線にプログラム電圧よりも低い第1非選択書込電圧を印加し、第2書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線に第1非選択書込電圧よりも低い第2非選択書込電圧を印加する。【選択図】図31</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>SEMICONDUCTOR DEVICES</subject><subject>STATIC STORES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJAOdvX1dPb3cwl1DvEPUvB19fUPilRwcQ3zdHblYWBNS8wpTuWF0twMSm6uIc4euqkF-fGpxQWJyal5qSXxXgFGBkYmBsbmJmaGjsZEKQIAop0hGA</recordid><startdate>20240319</startdate><enddate>20240319</enddate><creator>KIKUCHI KENRO</creator><creator>SHIINO YASUHIRO</creator><scope>EVB</scope></search><sort><creationdate>20240319</creationdate><title>SEMICONDUCTOR MEMORY DEVICE</title><author>KIKUCHI KENRO ; SHIINO YASUHIRO</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_JP2024037461A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; jpn</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>SEMICONDUCTOR DEVICES</topic><topic>STATIC STORES</topic><toplevel>online_resources</toplevel><creatorcontrib>KIKUCHI KENRO</creatorcontrib><creatorcontrib>SHIINO YASUHIRO</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KIKUCHI KENRO</au><au>SHIINO YASUHIRO</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR MEMORY DEVICE</title><date>2024-03-19</date><risdate>2024</risdate><abstract>To provide a semiconductor memory device that operates suitably.SOLUTION: A semiconductor memory device includes: a substrate; a first sub-memory block and a second sub-memory block aligned in a first direction intersecting a surface of the substrates; and a control circuit that controls the first sub-memory block and the second sub-memory block. The first sub-memory block includes a first memory cell and a first word line connected to the first memory cell. The second sub-memory block includes a second memory cell and a second word line connected to the second memory cell. The control circuit is configured to be able to execute a first writing operation and a second writing operation for the first memory; applies a program voltage to the first word line; applies a first non-selected write voltage lower than the program voltage in the first write operation, to the second word line; applies a program voltage to the first word line; and applies a second non-selected write voltage lower than the first non-selected writing voltage to the second word line in the second writing operation.SELECTED DRAWING: Figure 31
【課題】好適に動作する半導体記憶装置を提供する。【解決手段】半導体記憶装置は、基板と、基板の表面と交差する第1方向に並ぶ、第1サブメモリブロック及び第2サブメモリブロックと、第1サブメモリブロック及び第2サブメモリブロックを制御する制御回路とを備える。第1サブメモリブロックは、第1メモリセルと、第1メモリセルに接続された第1ワード線とを備える。第2サブメモリブロックは、第2メモリセルと、第2メモリセルに接続された第2ワード線とを備える。制御回路は、第1メモリセルに対する第1書込動作と第2書込動作とを実行可能に構成され、第1書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線にプログラム電圧よりも低い第1非選択書込電圧を印加し、第2書込動作において、第1ワード線にプログラム電圧を印加し、第2ワード線に第1非選択書込電圧よりも低い第2非選択書込電圧を印加する。【選択図】図31</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; jpn |
recordid | cdi_epo_espacenet_JP2024037461A |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY INFORMATION STORAGE PHYSICS SEMICONDUCTOR DEVICES STATIC STORES |
title | SEMICONDUCTOR MEMORY DEVICE |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-15T23%3A18%3A54IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KIKUCHI%20KENRO&rft.date=2024-03-19&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EJP2024037461A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |