SEMICONDUCTOR RELAY
To provide a semiconductor relay capable of reducing insertion loss and suppressing deterioration in signal transmission efficiency in the transmission of high frequency signals.SOLUTION: A semiconductor relay 100 includes at least first to third switches 10, 20, 30 each of which is a semiconductor...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | To provide a semiconductor relay capable of reducing insertion loss and suppressing deterioration in signal transmission efficiency in the transmission of high frequency signals.SOLUTION: A semiconductor relay 100 includes at least first to third switches 10, 20, 30 each of which is a semiconductor switch, and a first inductor 60. The second switch 20 is connected to the first switch 10 by a first connection line 40. The third switch 30 is electrically connected to the first connection line 40 via a second connection line 50. The first inductor 60 connects between the first connection line 40 and the second connection line 50. When each of the first switch 10 and the second switch 20 is turned on, the third switch 30 is turned off. When each of the first switch 10 and the second switch 20 is turned off, the third switch 30 is turned on or turned off.SELECTED DRAWING: Figure 1
【課題】高周波信号の伝送において、挿入損失を低減し、信号の伝送効率の低下を抑制できる半導体リレーを提供する。【解決手段】半導体リレー100は、それぞれ半導体スイッチである第1~第3スイッチ10,20,30と、第1インダクタ60とを少なくとも備えている。第2スイッチ20は第1接続線40により第1スイッチ10と接続されている。第3スイッチ30は、第2接続線50を介して、第1接続線40に電気的に接続されている。第1インダクタ60は第1接続線40と第2接続線50とを接続している。第1スイッチ10と第2スイッチ20がそれぞれオンしているとき、第3スイッチ30はオフしている。第1スイッチ10と第2スイッチ20がそれぞれオフしているとき、第3スイッチ30はオンしているか、またはオフしている。【選択図】図1 |
---|