CIRCUIT ARRANGEMENT AND SOLENOID CONTROL UNIT
To provide a circuit arrangement in which the voltage at one end or the other end of a shunt resistor is not directly applied to a switch for offset detection.SOLUTION: A current sense amplifier circuit 120 of a circuit arrangement 100 includes: an operational amplifier OPA; a first resistor RIP pro...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | To provide a circuit arrangement in which the voltage at one end or the other end of a shunt resistor is not directly applied to a switch for offset detection.SOLUTION: A current sense amplifier circuit 120 of a circuit arrangement 100 includes: an operational amplifier OPA; a first resistor RIP provided between one end of a shunt resistor 12 and a first node NPC; a first switch SPC provided between the first node NPC and a first input node NIP; a second resistor RIN provided between the other end of the shunt resistor 12 and a second node NNC; a second switch SNC provided between the second node NNC and a second input node NIN; a third resistor RPT provided between a constant voltage node and a third node NPT; a third switch SPT provided between the third node NPT and the first node NIP; a fourth resistor RNT provided between the constant voltage node and a fourth node NNT; and a fourth switch SNT provided between the fourth node NNT and the second input node NIN.SELECTED DRAWING: Figure 4
【課題】シャント抵抗の一端又は他端の電圧がオフセット検出用のスイッチに直接に印加されない回路装置等を提供すること。【解決手段】回路装置100の電流センスアンプ回路120は、オペアンプOPAと、シャント抵抗12の一端と第1ノードNPCとの間に設けられる第1抵抗RIPと、第1ノードNPCと第1入力ノードNIPとの間に設けられる第1スイッチSPCと、シャント抵抗12の他端と第2ノードNNCとの間に設けられる第2抵抗RINと、第2ノードNNCと第2入力ノードNINとの間に設けられる第2スイッチSNCと、定電圧ノードと第3ノードNPTとの間に設けられる第3抵抗RPTと、第3ノードNPTと第1入力ノードNIPとの間に設けられる第3スイッチSPTと、定電圧ノードと第4ノードNNTとの間に設けられる第4抵抗RNTと、第4ノードNNTと第2入力ノードNINとの間に設けられる第4スイッチSNTとを含む。【選択図】 図4 |
---|