DISPLAY DEVICE
To suppress variations in characteristics of a TFT for connecting selection of a display device and a power line.SOLUTION: In a display device, multiple shift register units successively output selection pulses to multiple selection lines. Respective shift register units of the multiple shift regist...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | To suppress variations in characteristics of a TFT for connecting selection of a display device and a power line.SOLUTION: In a display device, multiple shift register units successively output selection pulses to multiple selection lines. Respective shift register units of the multiple shift register units output selection pulses to corresponding selection lines of the multiple selection lines. The respective shift register units include multiple parallel-connected first-conductivity-type thin-film transistors for making continuity between the corresponding selection lines and constant potential lines for giving a non-selection level of a selection pulse in an ON state. The multiple thin-film transistors are turned on or off by clock signals of different phases within one frame period. A duty ratio of an ON period of each of multiple thin-film transistors during one frame period is equal to or less than 12.5%.SELECTED DRAWING: Figure 4
【課題】表示装置の選択と電源線とを接続するTFTの特性変動を抑制する。【解決手段】表示装置において、複数シフトレジスタ単位は、複数選択線に順次選択パルスを出力する。複数シフトレジスタ単位の各シフトレジスタ単位は、複数選択線の対応する選択線に選択パルスを出力する。各シフトレジスタ単位は、ON状態において、対応する選択線と選択パルスの非選択レベルを与える定電位配線とを導通する、並列に接続された第1導電型の複数薄膜トランジスタを含む。1フレーム周期内において、複数薄膜トランジスタは、異なる位相のクロック信号によってON/OFFされる。1フレーム周期における複数薄膜トランジスタそれぞれのON期間のデューティ比は、12.5%以下である。【選択図】図4 |
---|