SEMICONDUCTOR INTEGRATED CIRCUIT
To provide a semiconductor integrated circuit equipped with a flip-flop circuit capable of higher speed.SOLUTION: A semiconductor integrated circuit includes a master latch unit (54, 14) that holds or passes a data signal input on the basis of a first clock signal (C_dly, CN_dly), a slave latch unit...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | To provide a semiconductor integrated circuit equipped with a flip-flop circuit capable of higher speed.SOLUTION: A semiconductor integrated circuit includes a master latch unit (54, 14) that holds or passes a data signal input on the basis of a first clock signal (C_dly, CN_dly), a slave latch unit (16, 60) that holds or passes the data signal received from the master latch unit (54, 14) in a complementary manner with the master latch unit (54, 14)) on the basis of the second clock signal (C, CN), and a transmission period variable unit (26, 12) that varies the period through which the data signal passes in the master latch unit (54, 14).SELECTED DRAWING: Figure 1
【課題】より高速化が可能なフリップフロップ回路を備えた半導体集積回路を提供すること。【解決手段】第1のクロック信号(C_dly、CN_dly)に基づいて入力されたデータ信号を保持またはスルーするマスタラッチ部(54、14)と、第2のクロック信号(C、CN)に基づいて、マスタラッチ部(54、14)から受け取ったデータ信号をマスタラッチ部(54、14)とは相補的に保持またはスルーするスレーブラッチ部(16、60)と、マスタラッチ部(54、14)においてデータ信号のスルーする期間を可変とする透過期間可変部(26、12)と、を含む。【選択図】図1 |
---|