SERIAL FLASH MEMORY RESET CONTROL DEVICE

To allow CPU to restart properly even if reset is given while accessing serial flash memory.SOLUTION: CPU 11 is provided with GPIO (1) to which data input/output signal 15 between CPU 11 and serial flash memory 12 is input, and GPIO (2) to which another reset signal 18 separated from reset signal 16...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: KAMIYA TOSHIZANE
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:To allow CPU to restart properly even if reset is given while accessing serial flash memory.SOLUTION: CPU 11 is provided with GPIO (1) to which data input/output signal 15 between CPU 11 and serial flash memory 12 is input, and GPIO (2) to which another reset signal 18 separated from reset signal 16 is input, and has a function to output reset signal 17 after CPU 11 accesses serial flash memory 12. The serial flash memory 12 is set in a reset mode by the reset signal 17, and the signal 15 input to GPIO (1) is a signal indicating a reset mode state. The CPU 11 confirms whether the signal 15 to GPIO (1) indicates the reset mode state or indicates that the reset mode has been released, and performs reboot processing when release of the reset mode is recognized.SELECTED DRAWING: Figure 1 【課題】シリアルフラッシュメモリをアクセス中にリセットが掛けられてもCPUが正常に再起動することができるようにする。【解決手段】CPU11に、CPU11、シリアルフラッシュメモリ12間のデータ入出力信号15が入力されるGPIO(1)と、リセット信号16とは分離されたその他リセット信号18が入力されるGPIO(2)を設け、CPU11からシリアルフラッシュメモリ12へのアクセス終了後に、リセット信号17を出力する機能を有し、シリアルフラッシュメモリ12は、リセット信号17によってリセットモードにされ、GPIO(1)へ入力する前記信号15を、リセットモード状態を示す信号とし、CPU11は、GPIO(1)への前記信号15が、リセットモード状態を示すか、又はリセットモードが解除されたことを示すかを確認して認識し、リセットモード解除認識時にリブート処理を行う。【選択図】 図1