ARITHMETIC DEVICE AND ARITHMETIC SYSTEM
To provide an arithmetic device that achieves improvement in operation performance, without increasing the circuit scale.SOLUTION: An arithmetic device 1A comprises: a data multiplexer 11 which outputs upper level data din1_h as output data dout1 and output data dout5, and outputs lower level data d...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; jpn |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | To provide an arithmetic device that achieves improvement in operation performance, without increasing the circuit scale.SOLUTION: An arithmetic device 1A comprises: a data multiplexer 11 which outputs upper level data din1_h as output data dout1 and output data dout5, and outputs lower level data din1_l as output data dout3 and output data dout7, outputs upper level data din2_h as output data dout2, and outputs lower level data din2_l as output data dout4, and outputs upper level data din3_h as output data dout6, and outputs lower level data din3_l as output data dout8, when a MODE signal indicates a second operation mode; and multipliers 12-15 which multiply two output data, respectively.SELECTED DRAWING: Figure 3
【課題】回路規模を拡大することなく、演算性能を向上可能な演算装置を提供すること。【解決手段】演算装置1Aは、MODE信号が第2演算モードを示す場合には、上位データdin1_hを出力データdout1及び出力データdout5とし、下位データdin1_lを出力データdout3及び出力データdout7として出力し、上位データdin2_hを出力データdout2とし、下位データdin2_lを出力データdout4として出力するとともに、上位データdin3_hを出力データdout6とし、下位データdin3_lを出力データdout8として出力するデータマルチプレクサ11と、それぞれが2つの出力データの乗算を行う乗算器12〜15と、を備える。【選択図】図3 |
---|