ERROR OPERATION DEVICE

PROBLEM TO BE SOLVED: To provide an error operation device which does not require reduction of the operation frequency when conducting processing of deriving more errors of pixels extracted from two images or image groups to be block-matched, at one processing time.SOLUTION: The present invention ha...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: SUZUKI KISHO
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PROBLEM TO BE SOLVED: To provide an error operation device which does not require reduction of the operation frequency when conducting processing of deriving more errors of pixels extracted from two images or image groups to be block-matched, at one processing time.SOLUTION: The present invention has a unit including a first register row, a second register row, and an error operator. The first register row and the second register row have different number of registers. The error operator collects error information of pixel information output from the last stage of the registers of the first register row and pixel information output from the last stage of the registers of the second register row.SELECTED DRAWING: Figure 1 【課題】一回の処理タイミングで、ブロックマッチングを行う2つの画像若しくは画像群から抽出したより多くの画素同士の誤差を導出する処理を行う場合にも、動作周波数を下げる必要のない誤差演算装置の提供。【解決手段】第一のレジスタ列と、第二のレジスタ列と、誤差演算器と、を備えるユニットを備える。前記第一のレジスタ列は、レジスタを備える。前記第二レジスタ列は、前記第一のレジスタ列が備えるレジスタの数とは異なる数の複数のレジスタを備える。前記誤差演算器は、前記第一のレジスタ列の備えるレジスタの最後段から出力される画素情報と、前記第二のレジスタ列の備えるレジスタの最後段から出力される画素情報との誤差情報を求める。【選択図】 図1