IC CHIP

PROBLEM TO BE SOLVED: To obtain an IC chip capable of time-sequentially and continuously tracing the occurrence state of a plurality of interruption signals at the upstream side of an interruption controller with a relatively simple configuration.SOLUTION: In an IC chip 1, an interruption controller...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: AKIMOTO TADATERU
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PROBLEM TO BE SOLVED: To obtain an IC chip capable of time-sequentially and continuously tracing the occurrence state of a plurality of interruption signals at the upstream side of an interruption controller with a relatively simple configuration.SOLUTION: In an IC chip 1, an interruption controller 14 successively selects an interruption signal to be output from a plurality of processing modules 13 one by one, and inputs the selected interruption to a CPU 11. A monitoring circuit 21 detects the interruption signal to be output from the plurality of processing modules 13 to the interruption controller 14, and outputs the detection information of the interruption signal as a data packet. A debug interface 22 outputs the data packet to be output from the monitoring circuit 21 as well as the data packet of the trace data to be output from the CPU 11 to an external debug device 2.SELECTED DRAWING: Figure 1 【課題】 比較的簡単な構成で、割込コントローラーの上流側における複数の割込信号の発生状態を時系列的に連続してトレースすることを可能にするICチップを得る。【解決手段】 ICチップ1において、割込コントローラー14は、複数の処理モジュール13から出力される割込信号を1つずつ順番に選択し、選択した割込信号をCPU11に入力する。監視回路21は、複数の処理モジュール13から割込コントローラー14へ出力される割込信号を検出し、割込信号の検出情報をデータパケットとして出力する。デバックインターフェイス22は、CPU11から出力されるトレースデータのデータパケットとともに、監視回路21から出力されるデータパケットを外部のデバッグ装置2へ出力する。【選択図】 図1