SIGNAL PROCESSING CIRCUIT

PROBLEM TO BE SOLVED: To provide a signal processing circuit capable of avoiding oscillation in a case where a positive feedback path, from an output terminal to a positive input terminal of an operational amplifier in an integrating circuit, exists.SOLUTION: Since a switch SW2 is turned off in an i...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: SHINOI KIYOSHI
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PROBLEM TO BE SOLVED: To provide a signal processing circuit capable of avoiding oscillation in a case where a positive feedback path, from an output terminal to a positive input terminal of an operational amplifier in an integrating circuit, exists.SOLUTION: Since a switch SW2 is turned off in an integration mode, a positive feedback path from an output terminal to a positive input terminal (+) of an operational amplifier 16 is interrupted. Consequently, oscillation can be avoided even if the voltage of a signal line, connected with a reference voltage supply point 53, varies due to the fact that the impedance at the reference voltage supply point 53 is not 0. In the integration mode, a resistor 40 and a capacitor C2 function as a noise filter. In a reset mode, the switch SW2 is turned on, and charges are accumulated in the capacitor C2 depending on a reference voltage VREF2 at the reference voltage supply point 53. 【課題】、積分回路のオペアンプの出力端子から正入力端子への正帰還経路が存在する場合において、発振を回避することができる信号処理回路を提供する。【解決手段】 積分モードにおいて、スイッチSW2がオフになるため、オペアンプ16の出力端子から正入力端子(+)への正帰還経路が遮断される。そのため、参照電圧供給点53のインピーダンスが0ではないことに起因して参照電圧供給点53に接続される信号線の電圧が変動しても、発振することを回避できる。積分モードにおいて、抵抗40とキャパシタC2がノイズフィルタとして機能する。また、リセットモードにおいて、スイッチSW2がオンになり、参照電圧供給点53の参照電圧VREF2に応じてキャパシタC2に電荷が蓄積される。【選択図】図1