POWER CONVERSION DEVICE

PROBLEM TO BE SOLVED: To reduce distortion in output voltage by suppressing spike voltage caused by a phase error, in a power conversion device which makes output synchronized with a detected phase be generated from each bridge circuit and obtains AC output from a combination of the generated output...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: KAWANO HIDEKI
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PROBLEM TO BE SOLVED: To reduce distortion in output voltage by suppressing spike voltage caused by a phase error, in a power conversion device which makes output synchronized with a detected phase be generated from each bridge circuit and obtains AC output from a combination of the generated output.SOLUTION: Voltage synchronizing with an AC voltage phase of a power line 3 is output from an inverter unit 11 and is connected to the power line 3. A control device 20 generates a voltage command on the basis of a phase detected by a first detection unit, generates a PWM signal 27a for a first bridge circuit (Q1-Q2) on the basis of the voltage command, and generates a polarity signal 30a for a second bridge circuit (Q3-Q4) on the basis of a phase detected by a second detection unit. A command value correction unit 26 corrects the generated voltage command to 0 V in a first period 26b continuing before a zero cross phase x1 by the first detection unit. A gate-off control unit 30 makes the polarity signal 30a be in an off-state in a second period 30b continuing from a zero cross phase x2 by the second detection unit. 【課題】検出された位相に同期する出力を各ブリッジ回路から発生させて、その組み合わせで交流出力を得る電力変換装置において、位相誤差に起因したスパイク電圧を抑制し、出力電圧の歪みを低減する。【解決手段】電力線3の交流電圧位相に同期する電圧をインバータ部11から出力して電力線3に接続する。制御装置20は、第1の検出部による検出位相に基づいて電圧指令を生成し、該電圧指令に基づいて第1のブリッジ回路(Q1−Q2)へのPWM信号27aを生成すると共に、第2の検出部による検出位相に基づいて第2のブリッジ回路(Q3−Q4)への極性信号30aを生成する。そして、指令値補正部26は、生成された上記電圧指令を第1の検出部によるゼロクロス位相x1以前から連続する第1の期間26bで0Vに補正し、ゲートオフ制御部30は、第2の検出部によるゼロクロス位相x2から連続する第2の期間30bで極性信号30aをオフ状態とする。【選択図】図5