VOLTAGE FOLLOWER CIRCUIT

PROBLEM TO BE SOLVED: To provide a voltage follower circuit, using a fully differential amplifier, that allows starting up regardless of voltage levels of differential input and output terminals at an initial state.SOLUTION: A differential pair circuit 11 constituting a voltage follower circuit 1 ha...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: YOSHIDA TOMOAKI, ONO HIDEKAZU
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PROBLEM TO BE SOLVED: To provide a voltage follower circuit, using a fully differential amplifier, that allows starting up regardless of voltage levels of differential input and output terminals at an initial state.SOLUTION: A differential pair circuit 11 constituting a voltage follower circuit 1 has a two-stage amplifier configuration. NMOS transistors TN3 and TN4 provided with the second amplifier are connected to differential output terminals OUTN and OUTP, are driven by PMOS transistors TP1 and TP2 and NMOS transistors TN1 and TN2, and output differential output signals. Current sources IS1 and IS2 aids the drive of the NMOS transistors TN3 and TN4. PMOS transistors TP6 and TP7 limit currents in which the NMOS transistors TN1 and TN2 pass at the time of start-up. When voltage levels of the differential output terminals OUTP and OUTN are a power-supply voltage VDD at an initial state, the operation of the circuit can be started by lowering the voltage levels. 【課題】全差動アンプを利用したボルテージフォロア回路において、差動入出力端子の初期状態での電圧レベルに拘わらず起動することが可能なボルテージフォロア回路を提供すること。【解決手段】ボルテージフォロア回路1を構成する差動対回路11は2段アンプ構成であり、2段目のアンプに備えられるNMOSトランジスタTN3、TN4は、差動出力端子OUTN、OUTPに接続され、PMOSトランジスタTP1、TP2およびNMOSトランジスタTN1、TN2により駆動され差動出力信号を出力する。電流源IS1、IS2は、NMOSトランジスタTN3、TN4の駆動を補助する。PMOSトランジスタTP6、TP7は、NMOSトランジスタTN1、TN2が流す電流を起動時に制限する。差動出力端子OUTP、OUTNの電圧レベルが初期状態で電源電圧VDDである場合にも電圧レベルを降下させ動作を開始させることができる。【選択図】図2