DRIVER CIRCUIT, ANTENNA SWITCH AND TERMINAL

PROBLEM TO BE SOLVED: To provide a driver circuit that contributes to a reduced mounting area.SOLUTION: The driver circuit includes: a first conductivity type of first MOS transistor having a source connected to a power line for supplying a first power supply; a first conductivity type of second MOS...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MATSUNO NORIO, HIRAYAMA TOMOO
Format: Patent
Sprache:eng ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:PROBLEM TO BE SOLVED: To provide a driver circuit that contributes to a reduced mounting area.SOLUTION: The driver circuit includes: a first conductivity type of first MOS transistor having a source connected to a power line for supplying a first power supply; a first conductivity type of second MOS transistor cascode-connected to the first conductivity type of first MOS transistor; a second conductivity type of first MOS transistor having a source connected to a power line for supplying a second power supply; a second conductivity type of second MOS transistor cascode-connected to the second conductivity type of first MOS transistor; a first resistor connected to a gate of the first conductivity type of second MOS transistor; and a second resistor 6 connected to a gate of the second conductivity type of second MOS transistor. The driver circuit further outputs a voltage at a connection node of the first conductivity type of second MOS transistor and the second conductivity type of second MOS transistor as an output signal from an output end. 【課題】実装面積の縮小に寄与するドライバ回路を提供する。【解決手段】ドライバ回路は、第1の電源を供給する電源線にソースが接続される第1の第1導電型MOSトランジスタと、第1の第1導電型MOSトランジスタとカスコード接続される第2の第1導電型MOSトランジスタと、第2の電源を供給する電源線にソースが接続される第1の第2導電型MOSトランジスタと、第1の第2導電型MOSトランジスタとカスコード接続される第2の第2導電型MOSトランジスタと、第2の第1導電型MOSトランジスタのゲートと接続される第1の抵抗と、第2の第2導電型MOSトランジスタのゲートと接続される第2の抵抗6と、を備える。さらに、ドライバ回路は、第2の第1導電型MOSトランジスタと第2の第2導電型MOSトランジスタの接続ノードにおける電圧を出力端から出力信号として出力する。【選択図】図1