Procédé de collage hybride direct de puce à plaque

Titre : Procédé de collage hybride direct de puce à plaque L'invention porte sur un procédé de collage hybride direct de puce (10) à plaque (20) comprenant les étapes suivantes : Fournir au moins une puce (10) comprenant un premier plot (11) de cuivre et une première couche (12) d'oxyde de...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SARCIAT, Antoine, FOURNEL, Frank, SANCHEZ, Loic, NADI, Noura, RAYNAUD, Nicolas, CASTAN, Clément, KERBIRIOU, Tifenn
Format: Patent
Sprache:fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator SARCIAT, Antoine
FOURNEL, Frank
SANCHEZ, Loic
NADI, Noura
RAYNAUD, Nicolas
CASTAN, Clément
KERBIRIOU, Tifenn
description Titre : Procédé de collage hybride direct de puce à plaque L'invention porte sur un procédé de collage hybride direct de puce (10) à plaque (20) comprenant les étapes suivantes : Fournir au moins une puce (10) comprenant un premier plot (11) de cuivre et une première couche (12) d'oxyde de silicium, Fournir une plaque (20) comprenant un deuxième plot (21) de cuivre et une deuxième couche (22) d'oxyde de silicium,Manipuler la puce (10) de façon à positionner la face (100) de la puce (10) en regard de la zone (210) de réception de la puce sur la plaque (20), en alignant les premier et deuxième plots (11, 21),Déposer au moins une goutte d'eau (30) dans la zone (210) de réception de la puce et/ou sur la face (100) de la puce (10), Appliquer une pression sur la puce (10) pour former, à partir de la goutte d'eau (30), un film d'eau (31) entre la face (100) et la zone (210) de réception de la puce (10). Figure pour l'abrégé : Fig.2 The invention relates to a method for the direct hybrid bonding of chip (10) to sheet (20), comprising the following steps: Providing at least one chip (10) comprising a first copper pad (11) and a first layer (12) of silicon oxide, Providing a sheet (20) comprising a second copper pad (21) and a second layer (22) of silicon oxide, Manipulating the chip (10) so as to position the face (100) of the chip (10) facing the area (210) for receiving the chip on the sheet (20), aligning the first and second pads (11, 21), Depositing at least one water drop (30) in the area (210) for receiving the chip and/or on the face (100) of the chip (10), Applying pressure to the chip (10) to form, from the water drop (30), a water film (31) between the face (100) and the area (210) for receiving the chip (10).
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_FR3144695A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>FR3144695A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_FR3144695A13</originalsourceid><addsrcrecordid>eNrjZDANKMpPPrwy5fBKhZRUheT8nJzE9FSFjMqkokwgPyWzKDW5BCRTUJqcqnB4gUJBTmJhaSoPA2taYk5xKi-U5mZQcHMNcfbQTS3Ij08tLkhMTs1LLYl3CzI2NDExszR1NDQmQgkApVst_Q</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Procédé de collage hybride direct de puce à plaque</title><source>esp@cenet</source><creator>SARCIAT, Antoine ; FOURNEL, Frank ; SANCHEZ, Loic ; NADI, Noura ; RAYNAUD, Nicolas ; CASTAN, Clément ; KERBIRIOU, Tifenn</creator><creatorcontrib>SARCIAT, Antoine ; FOURNEL, Frank ; SANCHEZ, Loic ; NADI, Noura ; RAYNAUD, Nicolas ; CASTAN, Clément ; KERBIRIOU, Tifenn</creatorcontrib><description>Titre : Procédé de collage hybride direct de puce à plaque L'invention porte sur un procédé de collage hybride direct de puce (10) à plaque (20) comprenant les étapes suivantes : Fournir au moins une puce (10) comprenant un premier plot (11) de cuivre et une première couche (12) d'oxyde de silicium, Fournir une plaque (20) comprenant un deuxième plot (21) de cuivre et une deuxième couche (22) d'oxyde de silicium,Manipuler la puce (10) de façon à positionner la face (100) de la puce (10) en regard de la zone (210) de réception de la puce sur la plaque (20), en alignant les premier et deuxième plots (11, 21),Déposer au moins une goutte d'eau (30) dans la zone (210) de réception de la puce et/ou sur la face (100) de la puce (10), Appliquer une pression sur la puce (10) pour former, à partir de la goutte d'eau (30), un film d'eau (31) entre la face (100) et la zone (210) de réception de la puce (10). Figure pour l'abrégé : Fig.2 The invention relates to a method for the direct hybrid bonding of chip (10) to sheet (20), comprising the following steps: Providing at least one chip (10) comprising a first copper pad (11) and a first layer (12) of silicon oxide, Providing a sheet (20) comprising a second copper pad (21) and a second layer (22) of silicon oxide, Manipulating the chip (10) so as to position the face (100) of the chip (10) facing the area (210) for receiving the chip on the sheet (20), aligning the first and second pads (11, 21), Depositing at least one water drop (30) in the area (210) for receiving the chip and/or on the face (100) of the chip (10), Applying pressure to the chip (10) to form, from the water drop (30), a water film (31) between the face (100) and the area (210) for receiving the chip (10).</description><language>fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240705&amp;DB=EPODOC&amp;CC=FR&amp;NR=3144695A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76318</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240705&amp;DB=EPODOC&amp;CC=FR&amp;NR=3144695A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>SARCIAT, Antoine</creatorcontrib><creatorcontrib>FOURNEL, Frank</creatorcontrib><creatorcontrib>SANCHEZ, Loic</creatorcontrib><creatorcontrib>NADI, Noura</creatorcontrib><creatorcontrib>RAYNAUD, Nicolas</creatorcontrib><creatorcontrib>CASTAN, Clément</creatorcontrib><creatorcontrib>KERBIRIOU, Tifenn</creatorcontrib><title>Procédé de collage hybride direct de puce à plaque</title><description>Titre : Procédé de collage hybride direct de puce à plaque L'invention porte sur un procédé de collage hybride direct de puce (10) à plaque (20) comprenant les étapes suivantes : Fournir au moins une puce (10) comprenant un premier plot (11) de cuivre et une première couche (12) d'oxyde de silicium, Fournir une plaque (20) comprenant un deuxième plot (21) de cuivre et une deuxième couche (22) d'oxyde de silicium,Manipuler la puce (10) de façon à positionner la face (100) de la puce (10) en regard de la zone (210) de réception de la puce sur la plaque (20), en alignant les premier et deuxième plots (11, 21),Déposer au moins une goutte d'eau (30) dans la zone (210) de réception de la puce et/ou sur la face (100) de la puce (10), Appliquer une pression sur la puce (10) pour former, à partir de la goutte d'eau (30), un film d'eau (31) entre la face (100) et la zone (210) de réception de la puce (10). Figure pour l'abrégé : Fig.2 The invention relates to a method for the direct hybrid bonding of chip (10) to sheet (20), comprising the following steps: Providing at least one chip (10) comprising a first copper pad (11) and a first layer (12) of silicon oxide, Providing a sheet (20) comprising a second copper pad (21) and a second layer (22) of silicon oxide, Manipulating the chip (10) so as to position the face (100) of the chip (10) facing the area (210) for receiving the chip on the sheet (20), aligning the first and second pads (11, 21), Depositing at least one water drop (30) in the area (210) for receiving the chip and/or on the face (100) of the chip (10), Applying pressure to the chip (10) to form, from the water drop (30), a water film (31) between the face (100) and the area (210) for receiving the chip (10).</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDANKMpPPrwy5fBKhZRUheT8nJzE9FSFjMqkokwgPyWzKDW5BCRTUJqcqnB4gUJBTmJhaSoPA2taYk5xKi-U5mZQcHMNcfbQTS3Ij08tLkhMTs1LLYl3CzI2NDExszR1NDQmQgkApVst_Q</recordid><startdate>20240705</startdate><enddate>20240705</enddate><creator>SARCIAT, Antoine</creator><creator>FOURNEL, Frank</creator><creator>SANCHEZ, Loic</creator><creator>NADI, Noura</creator><creator>RAYNAUD, Nicolas</creator><creator>CASTAN, Clément</creator><creator>KERBIRIOU, Tifenn</creator><scope>EVB</scope></search><sort><creationdate>20240705</creationdate><title>Procédé de collage hybride direct de puce à plaque</title><author>SARCIAT, Antoine ; FOURNEL, Frank ; SANCHEZ, Loic ; NADI, Noura ; RAYNAUD, Nicolas ; CASTAN, Clément ; KERBIRIOU, Tifenn</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_FR3144695A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>fre</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>SARCIAT, Antoine</creatorcontrib><creatorcontrib>FOURNEL, Frank</creatorcontrib><creatorcontrib>SANCHEZ, Loic</creatorcontrib><creatorcontrib>NADI, Noura</creatorcontrib><creatorcontrib>RAYNAUD, Nicolas</creatorcontrib><creatorcontrib>CASTAN, Clément</creatorcontrib><creatorcontrib>KERBIRIOU, Tifenn</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>SARCIAT, Antoine</au><au>FOURNEL, Frank</au><au>SANCHEZ, Loic</au><au>NADI, Noura</au><au>RAYNAUD, Nicolas</au><au>CASTAN, Clément</au><au>KERBIRIOU, Tifenn</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Procédé de collage hybride direct de puce à plaque</title><date>2024-07-05</date><risdate>2024</risdate><abstract>Titre : Procédé de collage hybride direct de puce à plaque L'invention porte sur un procédé de collage hybride direct de puce (10) à plaque (20) comprenant les étapes suivantes : Fournir au moins une puce (10) comprenant un premier plot (11) de cuivre et une première couche (12) d'oxyde de silicium, Fournir une plaque (20) comprenant un deuxième plot (21) de cuivre et une deuxième couche (22) d'oxyde de silicium,Manipuler la puce (10) de façon à positionner la face (100) de la puce (10) en regard de la zone (210) de réception de la puce sur la plaque (20), en alignant les premier et deuxième plots (11, 21),Déposer au moins une goutte d'eau (30) dans la zone (210) de réception de la puce et/ou sur la face (100) de la puce (10), Appliquer une pression sur la puce (10) pour former, à partir de la goutte d'eau (30), un film d'eau (31) entre la face (100) et la zone (210) de réception de la puce (10). Figure pour l'abrégé : Fig.2 The invention relates to a method for the direct hybrid bonding of chip (10) to sheet (20), comprising the following steps: Providing at least one chip (10) comprising a first copper pad (11) and a first layer (12) of silicon oxide, Providing a sheet (20) comprising a second copper pad (21) and a second layer (22) of silicon oxide, Manipulating the chip (10) so as to position the face (100) of the chip (10) facing the area (210) for receiving the chip on the sheet (20), aligning the first and second pads (11, 21), Depositing at least one water drop (30) in the area (210) for receiving the chip and/or on the face (100) of the chip (10), Applying pressure to the chip (10) to form, from the water drop (30), a water film (31) between the face (100) and the area (210) for receiving the chip (10).</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language fre
recordid cdi_epo_espacenet_FR3144695A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title Procédé de collage hybride direct de puce à plaque
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-12T19%3A24%3A55IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=SARCIAT,%20Antoine&rft.date=2024-07-05&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EFR3144695A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true